电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

LC4064ZE-5MN64I

产品描述CPLD - Complex Programmable Logic Devices 64MC 48 I/O Low Pwr 1.8V 5.8NS
产品类别可编程逻辑器件    可编程逻辑   
文件大小5MB,共60页
制造商Lattice(莱迪斯)
官网地址http://www.latticesemi.com
标准
下载文档 详细参数 全文预览

LC4064ZE-5MN64I在线购买

供应商 器件名称 价格 最低购买 库存  
LC4064ZE-5MN64I - - 点击查看 点击购买

LC4064ZE-5MN64I概述

CPLD - Complex Programmable Logic Devices 64MC 48 I/O Low Pwr 1.8V 5.8NS

LC4064ZE-5MN64I规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Lattice(莱迪斯)
零件包装代码BGA
包装说明5 X 5 MM, 0.5 MM PITCH, LEAD FREE, CSBGA-64
针数64
Reach Compliance Codecompliant
ECCN代码EAR99
其他特性YES
最大时钟频率149 MHz
系统内可编程YES
JESD-30 代码S-PBGA-B64
JESD-609代码e1
JTAG BSTYES
长度5 mm
湿度敏感等级3
专用输入次数4
I/O 线路数量48
宏单元数64
端子数量64
组织4 DEDICATED INPUTS, 48 I/O
输出函数MACROCELL
封装主体材料PLASTIC/EPOXY
封装代码TFBGA
封装等效代码BGA64,8X8,20
封装形状SQUARE
封装形式GRID ARRAY, THIN PROFILE, FINE PITCH
电源1.8 V
可编程逻辑类型EE PLD
传播延迟5.8 ns
认证状态Not Qualified
座面最大高度1.1 mm
最大供电电压1.9 V
最小供电电压1.7 V
标称供电电压1.8 V
表面贴装YES
技术CMOS
端子面层Tin/Silver/Copper (Sn96.5Ag3.0Cu0.5)
端子形式BALL
端子节距0.5 mm
端子位置BOTTOM
宽度5 mm

文档预览

下载PDF文档
ispMACH 4000ZE Family
1.8V In-System Programmable
Ultra Low Power PLDs
August 2013
Data Sheet DS1022
®
Features
High Performance
f
MAX
= 260MHz maximum operating frequency
t
PD
= 4.4ns propagation delay
Up to four global clock pins with programmable
clock polarity control
• Up to 80 PTs per output
Broad Device Offering
• 32 to 256 macrocells
• Multiple temperature range support
– Commercial: 0 to 90°C junction (T
j
)
– Industrial: -40 to 105°C junction (T
j
)
Space-saving ucBGA and csBGA packages*
Easy System Integration
• Operation with 3.3V, 2.5V, 1.8V or 1.5V
LVCMOS I/O
• 5V tolerant I/O for LVCMOS 3.3, LVTTL, and PCI
interfaces
• Hot-socketing support
• Open-drain output option
• Programmable output slew rate
• 3.3V PCI compatible
• I/O pins with fast setup path
Input hysteresis*
• 1.8V core power supply
• IEEE 1149.1 boundary scan testable
• IEEE 1532 ISC compliant
• 1.8V In-System Programmable (ISP™) using
Boundary Scan Test Access Port (TAP)
• Pb-free package options (only)
On-chip user oscillator and timer*
*New enhanced features over original ispMACH 4000Z
Ease of Design
• Flexible CPLD macrocells with individual clock,
reset, preset and clock enable controls
• Up to four global OE controls
• Individual local OE control per I/O pin
• Excellent First-Time-Fit
TM
and refit
• Wide input gating (36 input logic blocks) for fast
counters, state machines and address decoders
Ultra Low Power
Standby current as low as 10µA typical
1.8V core; low dynamic power
Operational down to 1.6V V
CC
Superior solution for power sensitive consumer
applications
• Per pin pull-up, pull-down or bus keeper
control*
Power Guard with multiple enable signals*
Table 1. ispMACH 4000ZE Family Selection Guide
ispMACH 4032ZE
Macrocells
t
PD
(ns)
t
S
(ns)
t
CO
(ns)
f
MAX
(MHz)
Supply Voltages (V)
Packages (I/O + Dedicated Inputs)
48-Pin TQFP (7 x 7mm)
64-Ball csBGA (5 x 5mm)
64-Ball ucBGA (4 x 4mm)
100-Pin TQFP (14 x 14mm)
132-Ball ucBGA (6 x 6mm)
144-Pin TQFP (20 x 20mm)
144-Ball csBGA (7 x 7mm)
1. Pb-free only.
© 2012 Lattice Semiconductor Corp. All Lattice trademarks, registered trademarks, patents, and disclaimers are as listed at www.latticesemi.com/legal. All other brand
or product names are trademarks or registered trademarks of their respective holders. The specifications and information herein are subject to change without notice.
1
ispMACH 4064ZE
64
4.7
2.5
3.2
241
1.8V
32+4
48+4
48+4
64+10
ispMACH 4128ZE
128
5.8
2.9
3.8
200
1.8V
ispMACH 4256ZE
256
5.8
2.9
3.8
200
1.8V
32
4.4
2.2
3.0
260
1.8V
32+4
32+4
64+10
96+4
96+4
64+10
96+14
108+4
64+10
96+4
www.latticesemi.com
1
DS1022_01.8
使用串口时的问题
在使用串口1发送接收到的字符串时,在if{ }函数里加入延时函数后,只能接收两个字符,用来指示程序工作的LED(PA1)按一次发送闪烁一次,去掉延时函数后就接收正常。 /* Includes ------------ ......
牛肉拉面314 stm32/stm8
STC ISP下载时提示 data memory空间有数据??
如题所示:在利用官方程序STC ISP下载程序时,提示 data memory空间有数据??什么原因, 程序比较大,因为有一副彩色图片的数据,但是下载其他程序都是好的。 谁能解答一下,谢谢了...
江汉大学南瓜 51单片机
右腿驱动电路
右腿驱动电路 心电检测存在一个右腿驱动电路,这个电路的作用是什么?为什么名称叫做右腿驱动电路?不能用左腿驱动电路吗? 651119 ...
QWE4562009 电路观察室
使用TIM3 4个通道,产生如图的PWM信号,如何产生?是使用主从模式么?
目前需要使用TIM3的4个通道产生如图所示的四路信号,目前已经用“PWM2”模式,产生出了通道1的脉冲信号,请问大家,另外3个通道的脉冲信号如何才能产生?...
mingguangwang stm32/stm8
DSP中断设置简明教程
一、 简述 本文介绍TMS320C6000系列中断设置的简明方法。通过示例定时器中断,MCBSP串口接收中断及外部中断这三种中断实现过程,介绍如何实现中断各个寄存器的配置,中断向量表书写以 ......
fish001 DSP 与 ARM 处理器
驱动负载时的电流计算
如果驱动一个负载的电流波形为Y=Asin(x)+A(方向不变),设计这个最大驱动电流时,是指得最大电流为峰值A,还是为峰峰值2A ...
萤火 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2401  1792  160  2862  249  41  37  4  42  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved