电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SC100M000DG

产品描述Standard Clock Oscillators SNGL XO 6 PIN 7mm x 5mm (NCNR)
产品类别无源元件   
文件大小1MB,共12页
制造商Silicon Laboratories
标准
下载文档 详细参数 全文预览

530SC100M000DG在线购买

供应商 器件名称 价格 最低购买 库存  
530SC100M000DG - - 点击查看 点击购买

530SC100M000DG概述

Standard Clock Oscillators SNGL XO 6 PIN 7mm x 5mm (NCNR)

530SC100M000DG规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
Standard Clock Oscillators
RoHSDetails
频率
Frequency
100 MHz
频率稳定性
Frequency Stability
20 PPM
负载电容
Load Capacitance
15 pF
工作电源电压
Operating Supply Voltage
2.5 V
电源电压-最小
Supply Voltage - Min
2.25 V
电源电压-最大
Supply Voltage - Max
2.75 V
Output FormatLVDS
端接类型
Termination Style
SMD/SMT
封装 / 箱体
Package / Case
5 mm x 7 mm
最小工作温度
Minimum Operating Temperature
- 40 C
最大工作温度
Maximum Operating Temperature
+ 85 C
长度
Length
7 mm
宽度
Width
5 mm
高度
Height
1.65 mm
系列
Packaging
Tray
电流额定值
Current Rating
90 mA
类型
Type
Crystal Oscillator
占空比 - 最大
Duty Cycle - Max
55 %
安装风格
Mounting Style
Solder Pad
工厂包装数量
Factory Pack Quantity
1
单位重量
Unit Weight
0.006562 oz

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z T O
1 . 4 GH
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
1
6
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
OE
2
5
CLK–
GND
3
4
CLK+
Si530 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
2
5
NC
GND
3
4
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
1
6
V
DD
NC
2
5
CLK–
GND
3
4
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.4 5/13
Copyright © 2013 by Silicon Laboratories
Si530/531
CooCox工具简介——免费和开源的ARM嵌入式开发工具
CooCox成立于2009年初,致力于为ARM开发者提供免费和开源的嵌入式开发工具。CooCox开发了大量基于网络的组件,让嵌入式开发如搭积木般简单。CooCox希望能和所有ARM爱好者一起搭建一个贡献与分 ......
Chocore ARM技术
Linux电源管理详解
1.概述 虽然Linux可以在任何一台386以上的PC上运行,目前大多数人使用的都是新型的,带有各种外设的桌面PC或者笔记本电脑,这样,电源管理功能 (PM)就逐渐变得越来越重要。在笔记本电脑上电源 ......
zbz0529 电源技术
wince 5.0 stepldr+eboot引导OS,eboot起不来,大家指导下
把stepldr.nb1烧到nand flash block0;eboot.nb0烧到nand flash block2.通过串口信息可以看到stepldr正常运行,可eboot没有反应. stepldr.bib 如下: MEMORY ; Name Start Size ......
ckuangling 嵌入式系统
2020 Automechanika Shanghai展会筹备顺利进行中,一手掌握精彩资讯
年度汽车行业盛会Automechanika Shanghai 2020将于12月2至5日,如期在国家会展中心(上海)举行,今年展会面积将达30万㎡,预计吸引5300家参展商汇聚一堂。 为了让大家直观了 ......
eric_wang 汽车电子
关于如何网络协议的学习,tcp/ip???请熟悉tcp/ip的哥们指点一下
想学习tcp/ip协议,但不知道如何开始? 有几个问题 1:在学习中需要注意的问题 2:网络的5层都要特别关注么?对于嵌入式领域而言 3:对于嵌入式领域而言有什么特别需要注意的?...
arthas 嵌入式系统
verilog LCD1602多级菜单翻页功能求助
module lcd1602 ( clk, rst_n, rw, rs, en, data, din ); input clk; input rst_n; input din; output rs; output en; output rw; output data; reg rs, ......
yuxuanwlfei FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 559  962  1187  2587  2676  11  58  23  42  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved