电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WC365M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 365MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530WC365M000DGR概述

CMOS/TTL Output Clock Oscillator, 365MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WC365M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率365 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
出售闲置
8300183002出售闲置:1.火牛STM32开发板2.microchip开发套件 进口ICD3+18片(PIC18F87J10)+microchip以太网串口价格QQ上聊需要的朋友联系QQ:562191411...
astute11 淘e淘
日本:着手认证试验蓝牙产品(转)
日本质量协会(JQA)宣布从2001年12月20日开始进行蓝牙产品的标志认证试验。标志认证是将蓝牙嵌入产品时证明其符合标准的手续。日本质量协会(JQA)对已经安装有通过认证的模块的产品进行试验。认 ......
JasonYoo 无线连接
关于电吉他效果器的问题
在此诚心请教,有人知道pt2399数字混响和bbd混响的区别和优劣吗? ...
蓝猫淘气 模拟电子
【ULP Advisor Rule Table】规则1.1确保使用低功耗模式
从今天起逐渐的将ULP的规则介绍给大家,ULP Advisor作为低功耗使用的助手,刚推出的时候引起过大家的关注。 好久没人提过了,我老看到这样的代码__bis_SR_register(LPM3_bits + GIE); while(1 ......
wstt 微控制器 MCU
exdi2是否只支持oal,而不支持应用程序的调试?
基于exdi2rvi,我利用visual studio2005和rvi仿真器,在三星6410上进行调试。是否exdi2只支持oal,只能进行image的调试,而对于应用程序(.exe)和驱动(.dll)无能为力?请教各位,谢谢...
8306593 嵌入式系统
求助嵌入式GPRS手机数据接收问题
请问在使用JXARM9-2410的ADTIDE编程中使用GPRS模快的时候 有什么函数或者是方法能获取到通话过程中对方手机按键盘的信息. 有没有什么AT命令能把GPRS转换成接收手机按键信息,如果有接收后的 ......
wpbjtu 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1192  457  1504  1538  1568  14  56  24  43  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved