电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

VI-J1V-EZ-F1

产品描述Isolated DC/DC Converters VI J00/200 - 24 Vin, 5.8 Vout, 25 W, E Product Grade
产品类别电源/电源管理    电源电路   
文件大小656KB,共8页
制造商VICOR
官网地址http://www.vicorpower.com/
下载文档 详细参数 全文预览

VI-J1V-EZ-F1在线购买

供应商 器件名称 价格 最低购买 库存  
VI-J1V-EZ-F1 - - 点击查看 点击购买

VI-J1V-EZ-F1概述

Isolated DC/DC Converters VI J00/200 - 24 Vin, 5.8 Vout, 25 W, E Product Grade

VI-J1V-EZ-F1规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称VICOR
Reach Compliance Codenot_compliant
ECCN代码EAR99
模拟集成电路 - 其他类型DC-DC REGULATED POWER SUPPLY MODULE
最大输入电压32 V
最小输入电压21 V
标称输入电压24 V
JESD-30 代码R-XDMA-P9
JESD-609代码e0
最大负载调整率0.5%
功能数量1
输出次数1
端子数量9
最高工作温度100 °C
最低工作温度-10 °C
最大输出电压6.38 V
最小输出电压2.9 V
标称输出电压5.8 V
封装主体材料UNSPECIFIED
封装形状RECTANGULAR
封装形式MICROELECTRONIC ASSEMBLY
峰值回流温度(摄氏度)NOT SPECIFIED
认证状态Not Qualified
表面贴装NO
技术HYBRID
温度等级OTHER
端子面层TIN LEAD OVER COPPER
端子形式PIN/PEG
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
最大总功率输出25 W
微调/可调输出YES
Linux世界的悲惨经历
接触了Linux两年了,发生了很多事情,大多数都是不愉快的,今天可能有点上火,突然间迷失了Linux存在的意义,好像它的意义是:只能作为一个传说作为一个开发和使用者,我实在忍无可忍;给客户画一个流程图,画了几个小时结果一团糟,还是在WINDOWS重作了一遍;编辑器用的WINE安装的windows的sourceinsight,发现没有一个像样的Linux编辑环境;QQ软件用了早已停止开发的Ubunt...
yaoyabad Linux与安卓
谢谢eric_wang回复,不知道能否解封
[i=s] 本帖最后由 NB88 于 2015-5-15 20:28 编辑 [/i]收到[url=https://home.eeworld.com.cn/space-uid-476285.html][color=#0066cc]eric_wang[/color][/url]的回复,谢谢!根据你的提示,我有个ID有些违规,但另外一个肯定没有违规的,接连封我两个,提醒或者屏蔽帖子就知道了,又没有经常违规...
NB88 为我们提建议&公告
android wifi 移植学习
先百度一下多看几个别人的文章,然后自己来试试看。[url=http://wenku.baidu.com/view/7221e1d1b9f3f90f76c61b20.html]http://wenku.baidu.com/view/7221e1d1b9f3f90f76c61b20.html[/url]——这个是marvel8686 android wifi移植 的文章,还是不错的,比较适合入门初学者...
Wince.Android Linux与安卓
arm的jtag小板上复位电路三极管作用?
现在调试arm都要用jtag,常用的是wigger jtag,我看上面就是一个244,然后就是一些上拉电阻。我在网上看有的电路图有2中情况:情况1:PC并口的DB2经过一个三极管,然后连到jtag的rst信号,情况2:PC并口的DB2先经过244,然后从244出来后再经过一个三极管,然后连到jtag的rst信号,不知道这个三极管的作用是什么?需不需要过244?手头的jtag板没有焊三极管,想去市场...
tianhao ARM技术
Altera的FPGA和CPLD的芯的电子显微镜照片(骏龙科技西安办事处拍摄)
die1是EP2S60的芯,die2是EPM240的芯。因为芯一直裸露,所以照片上有点杂物,同时pad上有氧化的痕迹。eeworldpostqq...
xiefei FPGA/CPLD
ISE初学问题求助?
ERROR: The Top module has not been specified. This can happen if no sources have been added to the project,是什么意思?...
beijing2008lina FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 431  1025  1108  1591  1692 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved