电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74V2T14STR

产品描述Inverters Dual Schmitt Invertr
产品类别逻辑    逻辑   
文件大小135KB,共7页
制造商ST(意法半导体)
官网地址http://www.st.com/
标准
下载文档 详细参数 全文预览

74V2T14STR在线购买

供应商 器件名称 价格 最低购买 库存  
74V2T14STR - - 点击查看 点击购买

74V2T14STR概述

Inverters Dual Schmitt Invertr

74V2T14STR规格参数

参数名称属性值
是否Rohs认证符合
厂商名称ST(意法半导体)
零件包装代码SOT-23
包装说明LSSOP, TSSOP8,.1
针数8
Reach Compliance Codecompliant
系列74V
JESD-30 代码R-PDSO-G8
JESD-609代码e0
长度2.9 mm
逻辑集成电路类型INVERTER
最大I(ol)0.008 A
湿度敏感等级1
功能数量3
输入次数1
端子数量8
最高工作温度125 °C
最低工作温度-55 °C
封装主体材料PLASTIC/EPOXY
封装代码LSSOP
封装等效代码TSSOP8,.1
封装形状RECTANGULAR
封装形式SMALL OUTLINE, LOW PROFILE, SHRINK PITCH
峰值回流温度(摄氏度)260
电源5 V
Prop。Delay @ Nom-Sup11.5 ns
传播延迟(tpd)11.5 ns
认证状态Not Qualified
施密特触发器YES
座面最大高度1.45 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子形式GULL WING
端子节距0.65 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度1.625 mm

文档预览

下载PDF文档
74V2T14
TRIPLE SCHMITT INVERTER
s
s
s
s
s
s
s
s
HIGH SPEED: t
PD
= 5.0ns (TYP.) at V
CC
= 5V
LOW POWER DISSIPATION:
I
CC
= 1µA(MAX.) at T
A
= 25°C
TYPICAL HYSTERESIS:
V
h
=700mV at V
CC
=4.5V
POWER DOWN PROTECTION ON INPUT
SYMMETRICAL OUTPUT IMPEDANCE:
|I
OH
| = I
OL
= 8mA (MIN) at V
CC
= 4.5V
BALANCED PROPAGATION DELAYS:
t
PLH
t
PHL
OPERATING VOLTAGE RANGE:
V
CC
(OPR) = 4.5V to 5.5V
IMPROVED LATCH-UP IMMUNITY
SOT23-8L
ORDER CODES
PACKAGE
SOT23-8L
-
et
l
)
(s
so
b
ct
u
d
-O
ro
s)
P
t(
te
uc
le
o
od
r
s
P
b
O
te
le
so
b
O
PIN CONNECTION AND IEC LOGIC SYMBOLS
DESCRIPTION
The 74V2T14 is an advanced high-speed CMOS
TRIPLE SCHMITT INVERTER fabricated with
sub-micron silicon gate and double-layer metal
wiring C
2
MOS technology.
The internal circuit is composed of 3 stages
including buffer output, which provide high noise
immunity and stable output.
Power down protection is provided on input and 0
to 7V can be accepted on input with no regard to
b
O
the supply voltage. This device can be used to
interface 5V to 3V. Pin configuration and function
are the same as those of the 74V2T04 but the
74V2T14 has hysteresis.
This together with its schmitt trigger function
allows it to be used on line receivers with slow
rise/fall input signals.
The input is equipped with protection circuits
against static discharge, giving it ESD immunity
and transient excess voltage.
so
te
le
ro
P
uc
d
s)
t(
74V2T14STR
P
e
od
r
s)
t(
uc
T&R
June 2003
1/7

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1304  1618  220  2921  2338  27  33  5  59  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved