电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SI5330A-A00200-GMR

产品描述Clock Buffer Diff In 3.3V out 1:4 ClkBuff 5-710 MHz
产品类别半导体    模拟混合信号IC   
文件大小171KB,共20页
制造商Silicon Laboratories
标准
下载文档 详细参数 全文预览

SI5330A-A00200-GMR在线购买

供应商 器件名称 价格 最低购买 库存  
SI5330A-A00200-GMR - - 点击查看 点击购买

SI5330A-A00200-GMR概述

Clock Buffer Diff In 3.3V out 1:4 ClkBuff 5-710 MHz

SI5330A-A00200-GMR规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
Clock Buffer
RoHSDetails
系列
Packaging
Cut Tape
系列
Packaging
Reel
Moisture SensitiveYes
工厂包装数量
Factory Pack Quantity
1000

文档预览

下载PDF文档
Si5330
1 . 8 / 2 . 5 / 3 . 3 V L
O W
- J
I T T E R
, L
O W
- S
K EW
C
L O C K
B
U F F E R
/ L
E V E L
T
R A N S L A T O R
Features
18
17
15
14
7
8
9
10
11
12
Supports single-ended or
differential input clock signals
Generates four differential
(LVPECL, LVDS, HCSL) or eight
single-ended (CMOS, SSTL,
HSTL) outputs
Provides signal level translation

Differential to single-ended

Single-ended to differential

Differential to differential

Single-ended to single-ended
Wide frequency range

LVPECL, LVDS: 5 to 710 MHz

HCSL: 5 to 250 MHz

SSTL, HSTL: 5 to 350 MHz

CMOS: 5 to 200 MHz
Additive jitter: 150 fs RMS typ
RSVD_GND
CLK0A
CLK0B
VDDO0
20
Small size: 24-lead, 4 x 4 mm
QFN
24
23
22
21
19
OEB
CLK1A
CLK1B
VDDO1
VDDO2
CLK2A
CLK2B
RSVD_GND
13
16
IN1
IN2
IN3
Applications
High Speed Clock Distribution
Ethernet Switch/Router
SONET / SDH
VDD
1
2
3
Output-output skew: 100 ps
Propagation delay: 2.5 ns typ
Single core supply with excellent
PSRR: 1.8, 2.5, or 3.3 V
Output driver supply voltage
independent of core supply: 1.5,
1.8, 2.5, or 3.3 V
Loss of Signal (LOS) indicator
allows system clock monitoring
Output Enable (OEB) pin allows
glitchless control of output clocks
Low power: 10 mA typical core
current
Industrial temperature range:
–40 to +85
°
C
Ordering Information:
See page 14.
Pin Assignments
PCI Express 2.0/3.0
Fibre Channel
MSAN/DSLAM/PON
Telecom Line Cards
RSVD_GND
RSVD_GND
RSVD_GND
GND
GND
CLK3B
Functional Block Diagram
V
DD
V
DDO0
CLK0
Si5330
V
DDO1
CLK1
Single-ended
or
Differential
IN
V
DDO2
CLK2
Single-ended
or
Differential
V
DDO3
LOS
OEB
Control
CLK3
Rev. 1.1 1/13
Copyright © 2013 by Silicon Laboratories
VDDO3
VDD
LOS
CLK3A
4
5
6
Si5330
TI Sub-1GHz 产品线的不同芯片如何选择?
本帖最后由 Jacktang 于 2020-10-4 15:54 编辑 新产品设计推荐使用高性能收发器系列,包括CC1120, CC1125, CC1200。CC1120和CC1125都支持窄带应用,相对应的射频性能特点是灵敏度高,抗干扰 ......
Jacktang 无线连接
求助,求助
大神们,你好。现在我遇到了一个现象,目前使用TI的TPS54331 DC-DC输出5V,连接到一个pitch0.4mm的连接器。当板子上电的时候,DC-DC正常输出5V,但是连接器中5V网络旁边的网络居然也有电压,电 ......
zhangjr PCB设计
三级带最大功率追踪的光伏逆变器的结构
想设计这样的一个带功率追踪的逆变器,方案可行么? 第一级DC-DC电路是实现最大功率追踪的,出来的电压不是固定的,随负载变化的 第二级DC-DC电压是专门为逆变提供一个稳定的直流电压,让逆变在一 ......
yxjian 电源技术
CircuitPython 电子链式手镯
Geek Mom Projects 制做了一款链式手镯,微小的金属铰链(10mm x 8mm)提供了节点之间的结构和电子连接。控制器是一个SMT焊接的Adafruit QT Py运行CircuitPython。 562500 ...
dcexpert MicroPython开源版块
HelperA64核心板设计之第一版
我的核心板设计思想包括以下几大原则: 1、高速集成,难度大一点的必备电路要放在核心板上(比如:DDR) 2、极好的稳定性和抗干扰性能 3、接口定义合理,使底板极易走线 4、布局美观,整板 ......
spacexplorer 嵌入式系统
【工程源码】基于FPGA在Modelsim仿真中显示状态机名称的3种方法
经过网上的搜索及自己的实验,总结在Modelsim仿真中显示状态机名称的三种方法。下面以一个具体的实例进行讲解。 实例功能:引入状态机实现2分频,这里使用状态机完全只是为了说明如何在仿真中 ......
小梅哥 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2370  1101  1953  2604  518  11  41  33  20  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved