电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

180M-51LF

产品描述Clock Generators & Support Products LOW EMI CLOCK GENERATOR
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小131KB,共7页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

180M-51LF在线购买

供应商 器件名称 价格 最低购买 库存  
180M-51LF - - 点击查看 点击购买

180M-51LF概述

Clock Generators & Support Products LOW EMI CLOCK GENERATOR

180M-51LF规格参数

参数名称属性值
Brand NameIntegrated Device Technology
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码SOIC
包装说明SOP, SOP8,.25
针数8
制造商包装代码DCG8
Reach Compliance Codecompliant
ECCN代码EAR99
Samacsys Confidence3
Samacsys StatusReleased
Samacsys PartID11129056
Samacsys Pin Count8
Samacsys Part CategoryIntegrated Circuit
Samacsys Package CategorySmall Outline Packages
Samacsys Footprint NameUse PackageName DCG8+
Samacsys Released Date2020-01-14 08:50:24
Is SamacsysN
其他特性ALSO OPERATES AT 5V SUPPLY
JESD-30 代码R-PDSO-G8
JESD-609代码e3
长度4.9 mm
湿度敏感等级1
端子数量8
最高工作温度70 °C
最低工作温度
最大输出时钟频率28 MHz
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装等效代码SOP8,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)260
电源3.3/5 V
主时钟/晶体标称频率28 MHz
认证状态Not Qualified
座面最大高度1.75 mm
最大压摆率50 mA
最大供电电压3.465 V
最小供电电压3.135 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Matte Tin (Sn) - annealed
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度3.9 mm
uPs/uCs/外围集成电路类型CLOCK GENERATOR, OTHER
Base Number Matches1

文档预览

下载PDF文档
DATASHEET
LOW EMI CLOCK GENERATOR
Description
The ICS180-51 generates a low EMI output clock from
a clock or crystal input. The device uses IDT’s
proprietary mix of analog and digital Phase-Locked
Loop (PLL) technology to spread the frequency
spectrum of the output, thereby reducing the frequency
amplitude peaks by several dB.
The ICS180-51 offers center spread selection of
+/-0.625% and +/-1.875%. Refer to the MK1714-01/02
for the widest selection of input frequencies and
multipliers.
IDT offers a complete line of EMI reducing clock
generators. Consult us when you need to remove
crystals and oscillators from your board.
ICS180-51
Features
Pin and function compatible to Cypress W180-51
Packaged in 8-pin SOIC
Provides a spread spectrum output clock
Accepts a clock input and provides same frequency
dithered output
Input frequency of 8 to 28 MHz
Peak reduction by 7dB - 14dB typical on 3rd - 19th
odd harmonics
Spread percentage selection for +/-0.625% and
+/-1.875%
Operating voltage of 3.3 V and 5 V
Advanced, low-power CMOS process
Block Diagram
VDD
FS2:1
SS%
PLL Clock
Synthesis
and Spread
Spectrum
Circuitry
CLK
X1/CLKIN
X2
Clock Buffer/
Crystal
Oscillator
GND
IDT™ / ICS™
LOW EMI CLOCK GENERATOR
1
ICS180-51
REV C 051310

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2041  2703  2691  341  1289  32  8  12  10  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved