电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74F574SJX_NL

产品描述D Flip-Flop, 8-Func, Positive Edge Triggered, TTL, PDSO20,
产品类别逻辑    逻辑   
文件大小70KB,共7页
制造商Fairchild
官网地址http://www.fairchildsemi.com/
标准
下载文档 详细参数 全文预览

74F574SJX_NL概述

D Flip-Flop, 8-Func, Positive Edge Triggered, TTL, PDSO20,

74F574SJX_NL规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Fairchild
Reach Compliance Codecompliant
Is SamacsysN
JESD-30 代码R-PDSO-G20
逻辑集成电路类型D FLIP-FLOP
最大频率@ Nom-Sup70000000 Hz
最大I(ol)0.024 A
功能数量8
端子数量20
最高工作温度70 °C
最低工作温度
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装等效代码SOP20,.3
封装形状RECTANGULAR
封装形式SMALL OUTLINE
包装方法TAPE AND REEL
电源5 V
最大电源电流(ICC)86 mA
认证状态Not Qualified
标称供电电压 (Vsup)5 V
表面贴装YES
技术TTL
温度等级COMMERCIAL
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
触发器类型POSITIVE EDGE
Base Number Matches1

文档预览

下载PDF文档
74F574 Octal D-Type Flip-Flop with 3-STATE Outputs
April 1988
Revised October 2000
74F574
Octal D-Type Flip-Flop with 3-STATE Outputs
General Description
The 74F574 is a high-speed, low power octal flip-flop with a
buffered common Clock (CP) and a buffered common
Output Enable (OE). The information presented to the D
inputs is stored in the flip-flops on the LOW-to-HIGH Clock
(CP) transition.
This device is functionally identical to the 74F374 except
for the pinouts.
Features
s
Inputs and outputs on opposite sides of package
allowing easy interface with microprocessors
s
Useful as input or output port for microprocessors
s
Functionally identical to 74F374
s
3-STATE outputs for bus-oriented applications
Ordering Code:
Order Number
74F574SC
74F574SJ
74F574PC
Package Number
M20B
M20D
N20A
Package Description
20-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-013, 0.300 Wide
20-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
20-Lead Plastic Dual-In-Line Package (PDIP), JEDEC MS-001, 0.300 Wide
Devices also available in Tape and Reel. Specify by appending the suffix letter “X” to the ordering code.
Logic Symbols
Connection Diagram
IEEE/IEC
© 2000 Fairchild Semiconductor Corporation
DS009567
www.fairchildsemi.com
CC1120空闲信道评估,怎么实现IOCFG3.GPIO3_CFG = CCA_STATUS这句话?
这是关于CC1120空闲信道评估,请问一下,要实现IOCFG3.GPIO3_CFG = CCA_STATUS这句话,怎么写程序或者怎么配置啊?“CCA_STATUS”在“GPIO Signals”表里对应第15,直接写IOCFG3.GPIO3_CFG=0x0F ......
dashu12 微控制器 MCU
嵌入式linux检测网络通断
想在uclinux下实现检测网络通断的功能,如何去检测一个网线插上,但网络不可用的状况? linux有什么接口可以使用? 谢谢...
saber_tooth Linux开发
【转载】Z-turn Board 学习笔记(3)---硬件简介
本文主要介绍了一下Z-turn Board 开发板上具有的硬件的资源和开发板的系统的框架图。 204492 zynq 7000系统架构图 Z-turn Board 可以说是一个 Xilinx Zynq-7010一个评估板,上面带的 ......
caicaiwoshishui FPGA/CPLD
测评结果 丨2013年红外光通信装置 丨
本帖最后由 paulhyde 于 2014-9-15 03:12 编辑 唉,没想到 测评的时候 ,如果基础部分没做完整,发挥部分 直接 给毙了!!!!!!!! ...
丨小李 电子竞赛
请教大神这是XC6SLX45的开发板吗?
偶得一片板子,本想拆件,后来看看10层的全新镀金板,拆了实在可惜。麻烦大神们给看看这是个什么板子。板上有一个网线口 SAB-C167CR-LM(16位单芯片微控制器),XC6SLX45,AD7938(8通道, ......
再瘦二斤 单片机
TI DSP/BIOS workshop教程(让初学者快速掌握DSP/BIOS)
我有DSP/BIOS Workshop的资料,共享给大家,希望对大家有所帮助。...
songbo DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 566  2665  506  1438  946  27  38  59  35  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved