电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

71V3577S85BQ8

产品描述CABGA-165, Reel
产品类别存储   
文件大小420KB,共23页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

71V3577S85BQ8在线购买

供应商 器件名称 价格 最低购买 库存  
71V3577S85BQ8 - - 点击查看 点击购买

71V3577S85BQ8概述

CABGA-165, Reel

71V3577S85BQ8规格参数

参数名称属性值
Brand NameIntegrated Device Technology
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码CABGA
包装说明TBGA, BGA165,11X15,40
针数165
制造商包装代码BQ165
Reach Compliance Codenot_compliant
ECCN代码3A991.B.2.A
Samacsys Confidence3
Samacsys StatusReleased
Samacsys PartID11322218
Samacsys Pin Count165
Samacsys Part CategoryIntegrated Circuit
Samacsys Package CategoryBGA
Samacsys Footprint Name165 Fine Pitch Ball Grid Array (fBGA) Package Diagram Outline
Samacsys Released Date2020-02-12 17:21:06
Is SamacsysN
最长访问时间8.5 ns
其他特性FLOW-THROUGH ARCHITECTURE
最大时钟频率 (fCLK)87 MHz
I/O 类型COMMON
JESD-30 代码R-PBGA-B165
JESD-609代码e0
长度15 mm
内存密度4718592 bit
内存集成电路类型CACHE SRAM
内存宽度36
湿度敏感等级3
功能数量1
端子数量165
字数131072 words
字数代码128000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织128KX36
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码TBGA
封装等效代码BGA165,11X15,40
封装形状RECTANGULAR
封装形式GRID ARRAY, THIN PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)225
电源3.3 V
认证状态Not Qualified
座面最大高度1.2 mm
最大待机电流0.03 A
最小待机电流3.14 V
最大压摆率0.18 mA
最大供电电压 (Vsup)3.465 V
最小供电电压 (Vsup)3.135 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn63Pb37)
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间20
宽度13 mm
Base Number Matches1

文档预览

下载PDF文档
128K X 36, 256K X 18
3.3V Synchronous SRAMs
3.3V I/O, Flow-Through Outputs
Burst Counter, Single Cycle Deselect
Features
IDT71V3577S
IDT71V3579S
IDT71V3577SA
IDT71V3579SA
Description
The IDT71V3577/79 are high-speed SRAMs organized as
128K x 36/256K x 18. The IDT71V3577/79 SRAMs contain write, data,
address and control registers. There are no registers in the data output
path (flow-through architecture). Internal logic allows the SRAM to gen-
erate a self-timed write based upon a decision which can be left until the
end of the write cycle.
The burst mode feature offers the highest level of performance to the
system designer, as the IDT71V3577/79 can provide four cycles of data
for a single address presented to the SRAM. An internal burst address
counter accepts the first cycle address from the processor, initiating the
access sequence. The first cycle of output data will flow-through from the
array after a clock-to-data access time delay from the rising clock edge of
the same cycle. If burst mode operation is selected (ADV=LOW), the
subsequent three cycles of output data will be available to the user on the
next three rising clock edges. The order of these three addresses are
defined by the internal burst counter and the
LBO
input pin.
The IDT71V3577/79 SRAMs utilize IDT’s latest high-performance
CMOS process and are packaged in a JEDEC standard 14mm x 20mm
100-pin thin plastic quad flatpack (TQFP) as well as a 119 ball grid array
(BGA) and a 165 fine pitch ball grid array (fBGA).
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Output
Input
Input
I/O
Supply
Supply
Synchronous
Synchronous
Synchronous
Asynchronous
Synchronous
Synchronous
Synchronous
N/A
Synchronous
Synchronous
Synchronous
DC
Synchronous
Synchronous
N/A
Synchronous
Asynchronous
Asynchronous
Synchronous
N/A
N/A
128K x 36, 256K x 18 memory configurations
Supports fast access times:
Commercial:
– 6.5ns up to 133MHz clock frequency (TQFP package only)
Commercial and Industrial:
– 7.5ns up to 117MHz clock frequency
– 8.0ns up to 100MHz clock frequency
– 8.5ns up to 87MHz clock frequency
LBO
input selects interleaved or linear burst mode
Self-timed write cycle with global write control (GW), byte write
enable (BWE), and byte writes (BWx)
3.3V core power supply
Power down controlled by ZZ input
3.3V I/O
Optional - Boundary Scan JTAG Interface (IEEE 1149.1
compliant)
Packaged in a JEDEC Standard 100-pin plastic thin quad
flatpack (TQFP), 119 ball grid array (BGA) and 165 fine pitch ball
grid array
Pin Description Summary
A
0
-A
17
CE
CS
0
,
CS
1
OE
GW
BWE
BW
1
,
BW
2
,
BW
3
,
BW
4
(1)
CLK
ADV
ADSC
ADSP
LBO
TMS
TDI
TCK
TDO
TRST
ZZ
I/O
0
-I/O
31
, I/O
P1
-I/O
P4
V
DD
, V
DDQ
V
SS
Address Inputs
Chip Enable
Chip Selects
Output Enable
Global Write Enable
Byte Write Enable
Individual Byte Write Selects
Clock
Burst Address Advance
Address Status (Cache Controller)
Address Status (Processor)
Linear / Interleaved Burst Order
Test Mode Select
Test Data Input
Test Clock
Test Data Output
JTAG Reset (Optional)
Sleep Mode
Data Input / Output
Core Power, I/O Power
Ground
NOTE:
1.
BW
3
and
BW
4
are not applicable for the IDT71V3579.
APRIL 2012
1
DSC-6450/1
6450tbl 01
©2012 Integrated Device Technology, Inc.
【晒“节”味】如约,上传“皇家庙会”照片,嘿嘿
因为想寻觅个虎头帽子,就是最最传统那种,所以饶有兴致地又逛了一个庙会 与地坛等大型的庙会相比,圆明园的这个庙会,人就显得没有那么多,但是名字叫得响亮啊——皇家庙会!呵呵 其实就 ......
soso 聊聊、笑笑、闹闹
2019年STM32全国巡回研讨会即将开启,现在报名赢三重礼
2019年ST全国巡回研讨会将于9月17日-27日期间,陆续在13城市(北京、杭州、成都、合肥、深圳、西安、南京、顺德、长沙、济南、厦门、上海、广州)启动。“砖”家预测,此期间将有一大 ......
EEWORLD社区 机器人开发
cgi+sqlite移植问题,
我最近用cgi+sqlite写了一个网站。在linux上运行正常,apache,sqlite移植2410成功,在arm上,运行apache+cgi测例成功,运行c+sqlite也成功,但是运行apache+cgi+sqlite网页出错,认为他不是正 ......
liu0911 嵌入式系统
自制扩音机的结构设计
名机的电路具有优良的特性,如果仿制上有错误的话,结果很可能还不如一般电路。本文就是要将众多成熟机型中的成熟技术作个介绍,让发烧友少走些弯路。 首先,元件的布置是很重要的,这是作好一 ......
lorant 消费电子
什么是ESD电容?
一些片状电容专门用来吸收静电(ESD)。但是典型的防静电电容只不过是个普通的片状电容,一般直接放置在PCB的连接器上,其主要目的是吸收连接器上产生的静电,防止静电进入PCB,对PCB板子上 ......
灞波儿奔 模拟与混合信号
程控放大器
我用DAC0832 后面加op07做程控放大器,按照0832内部电阻网络接线,但怎么改变控制信号都没反应。不知道有没有人做过...
leecoyui 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2255  279  581  2215  247  3  5  36  12  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved