电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74AUP2G08GS,115

产品描述Logic Gates AND 4.6 V 20 mA
产品类别逻辑    逻辑   
文件大小251KB,共22页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
标准
下载文档 详细参数 选型对比 全文预览

74AUP2G08GS,115概述

Logic Gates AND 4.6 V 20 mA

74AUP2G08GS,115规格参数

参数名称属性值
Brand NameNXP Semiconductor
是否Rohs认证符合
厂商名称NXP(恩智浦)
零件包装代码SON
包装说明1.35 X 1 MM, 0.5 MM HEIGHT, SOT1203, SON-8
针数8
制造商包装代码SOT1203
Reach Compliance Codecompliant

文档预览

下载PDF文档
74AUP2G08
Rev. 9 — 3 July 2017
Low-power dual 2-input AND gate
Product data sheet
1
General description
The 74AUP2G08 provides the dual 2-input AND function.
Schmitt trigger action at all inputs makes the circuit tolerant to slower input rise and fall
times across the entire V
CC
range from 0.8 V to 3.6 V.
This device ensures a very low static and dynamic power consumption across the entire
V
CC
range from 0.8 V to 3.6 V.
This device is fully specified for partial power-down applications using I
OFF
. The I
OFF
circuitry disables the output, preventing a damaging backflow current through the device
when it is powered down.
2
Features and benefits
Wide supply voltage range from 0.8 V to 3.6 V
High noise immunity
Complies with JEDEC standards:
JESD8-12 (0.8 V to 1.3 V)
JESD8-11 (0.9 V to 1.65 V)
JESD8-7 (1.2 V to 1.95 V)
JESD8-5 (1.8 V to 2.7 V)
JESD8-B (2.7 V to 3.6 V)
ESD protection:
HBM JESD22-A114F Class 3A exceeds 5000 V
MM JESD22-A115-A exceeds 200 V
CDM JESD22-C101E exceeds 1000 V
Low static power consumption; I
CC
= 0.9 μA (maximum)
Latch-up performance exceeds 100 mA per JESD78 Class II
Inputs accept voltages up to 3.6 V
Low noise overshoot and undershoot < 10 % of V
CC
I
OFF
circuitry provides partial power-down mode operation
Multiple package options
Specified from -40 °C to +85 °C and -40 °C to +125 °C

74AUP2G08GS,115相似产品对比

74AUP2G08GS,115 74AUP2G08DC,125 74AUP2G08GF,115 74AUP2G08GM,125
描述 Logic Gates AND 4.6 V 20 mA Logic Gates 1.8V DUAL 2INPUT AND Logic Gates Low-Power dual 2-input AND gate Logic Gates 1.8V DUAL L-POW DUAL 2INPT AND
Brand Name NXP Semiconductor NXP Semiconductor NXP Semiconductor NXP Semiconductor
是否Rohs认证 符合 符合 符合 符合
厂商名称 NXP(恩智浦) NXP(恩智浦) NXP(恩智浦) NXP(恩智浦)
零件包装代码 SON SSOP SON QFN
包装说明 1.35 X 1 MM, 0.5 MM HEIGHT, SOT1203, SON-8 2.30 MM, PLASTIC, MO-187, SOT765-1, VSSOP-8 1.35 X 1 MM, 0.5 MM HEIGHT, MO-252, SOT1089, SON-8 1.60 X 1.60 MM, 0.50 MM HEIGHT, PLASTIC, MO-255, SOT902-1, QFN-8
针数 8 8 8 8
制造商包装代码 SOT1203 SOT765-1 SOT1089 SOT902-2
Reach Compliance Code compliant compliant compliant compliant
TI DSP的仿真模拟
TI 主页 > Digital Signal Processing > DSP 设计支持 > 开发开具 > 仿真模拟 TI 提供 XDS510™ 和 XDS560™ 类仿真器,支持实时基于 JTAG 扫描的仿真并为完整系列的 TI DSP ......
Aguilera 模拟与混合信号
ccs
ccs在安装后没有许可证怎么办? 也不能下程序了...
w504491134 微控制器 MCU
来个大神给个输出正弦波的SPWM程序借鉴一下!
真心不知道怎么实现!...
278023330 微控制器 MCU
DIY透明U盘
手头有几个坏的U盘,一直想把它DIY变成一个好的U盘自己用。 最近同事给我一个坏的MP4播放机,拆开看到两个海力士闪存颗粒 (Hynix) H27UBG8T2ATR 取下来一个准备动手DIY我的U盘219052我找了 ......
heyidisk DIY/开源硬件专区
请帮忙推荐网络hub芯片?
现在在系统里面需要实现7个或者8个MCU的网络互通,再外加一个和外面的web相连; (不考虑现成的hub,应为体积的问题,还有接口的问题) 可以支持10/100/1000M的自适应; 大家有芯片推荐吗? 谢 ......
37°男人 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1497  1735  2565  2606  2241  22  37  24  7  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved