FPGA - Field Programmable Gate Array 256 LUTs 22 I/O 3.3V -6 Speed
| 参数名称 | 属性值 |
| 是否Rohs认证 | 符合 |
| 厂商名称 | Lattice(莱迪斯) |
| 包装说明 | HVQCCN, LCC32,.2SQ,20 |
| Reach Compliance Code | compliant |
| ECCN代码 | EAR99 |
| Samacsys Description | CPLD MachXO2-256HC 2.5V/3.3V QFN32 EP LCMXO2-256HC-4SG32I, CPLD MachXO2 Flash 21 I/O, 256 Labs, 7.24ns, ISP, 2.375 → 3.465 V 32-Pin QFN |
| JESD-30 代码 | S-XQCC-N32 |
| 长度 | 5 mm |
| 输入次数 | 22 |
| 逻辑单元数量 | 256 |
| 输出次数 | 22 |
| 端子数量 | 32 |
| 封装主体材料 | UNSPECIFIED |
| 封装代码 | HVQCCN |
| 封装等效代码 | LCC32,.2SQ,20 |
| 封装形状 | SQUARE |
| 封装形式 | CHIP CARRIER, HEAT SINK/SLUG, VERY THIN PROFILE |
| 峰值回流温度(摄氏度) | NOT SPECIFIED |
| 电源 | 2.5/3.3 V |
| 可编程逻辑类型 | FIELD PROGRAMMABLE GATE ARRAY |
| 认证状态 | Not Qualified |
| 座面最大高度 | 0.6 mm |
| 最大供电电压 | 3.465 V |
| 最小供电电压 | 2.375 V |
| 标称供电电压 | 2.5 V |
| 表面贴装 | YES |
| 技术 | CMOS |
| 端子形式 | NO LEAD |
| 端子节距 | 0.5 mm |
| 端子位置 | QUAD |
| 处于峰值回流温度下的最长时间 | NOT SPECIFIED |
| 宽度 | 5 mm |
电子工程世界版权所有
京B2-20211791
京ICP备10001474号-1
电信业务审批[2006]字第258号函
京公网安备 11010802033920号
Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved