电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74F00PC_NL

产品描述NAND Gate, F/FAST Series, 4-Func, 2-Input, TTL, PDIP14, 0.300 INCH, PLASTIC, MS-001, DIP-14
产品类别逻辑   
文件大小61KB,共5页
制造商Fairchild
官网地址http://www.fairchildsemi.com/
标准  
下载文档 详细参数 选型对比 全文预览

74F00PC_NL概述

NAND Gate, F/FAST Series, 4-Func, 2-Input, TTL, PDIP14, 0.300 INCH, PLASTIC, MS-001, DIP-14

74F00PC_NL规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Fairchild
零件包装代码DIP
包装说明0.300 INCH, PLASTIC, MS-001, DIP-14
针数14
Reach Compliance Codecompliant
Is SamacsysN
系列F/FAST
JESD-30 代码R-PDIP-T14
JESD-609代码e3
长度19.18 mm
逻辑集成电路类型NAND GATE
最大I(ol)0.02 A
功能数量4
输入次数2
端子数量14
最高工作温度70 °C
最低工作温度
封装主体材料PLASTIC/EPOXY
封装代码DIP
封装等效代码DIP14,.3
封装形状RECTANGULAR
封装形式IN-LINE
峰值回流温度(摄氏度)NOT APPLICABLE
电源5 V
最大电源电流(ICC)10.2 mA
Prop。Delay @ Nom-Sup6 ns
传播延迟(tpd)6 ns
认证状态Not Qualified
施密特触发器NO
座面最大高度5.08 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术TTL
温度等级COMMERCIAL
端子面层Matte Tin (Sn)
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT APPLICABLE
宽度7.62 mm
Base Number Matches1

文档预览

下载PDF文档
74F00 Quad 2-Input NAND Gate
December 1994
Revised September 2000
74F00
Quad 2-Input NAND Gate
General Description
This device contains four independent gates, each of which
performs the logic NAND function.
Ordering Code:
Order Number
74F00SC
74F00SJ
74F00PC
Package Number
M14A
M14D
N14A
Package Description
14-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-120, 0.150 Narrow
14-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
14-Lead Plastic Dual-In-Line Package (PDIP), JEDEC MS-001, 0.300 Wide
Devices also available in Tape and Reel. Specify by appending the suffix letter “X” to the ordering code.
Logic Symbol
IEEE/IEC
Connection Diagram
Unit Loading/Fan Out
U.L.
Pin Names
A
n
, B
n
O
n
Description
HIGH/LOW
Inputs
Outputs
1.0/1.0
50/33.3
Input I
IH
/I
IL
Output I
OH
/I
OL
20
µ
A/
0.6 mA
1 mA/20 mA
© 2000 Fairchild Semiconductor Corporation
DS009454
www.fairchildsemi.com

74F00PC_NL相似产品对比

74F00PC_NL 74F00SCX_NL 74F00SC_NL 74F00SJ_NL
描述 NAND Gate, F/FAST Series, 4-Func, 2-Input, TTL, PDIP14, 0.300 INCH, PLASTIC, MS-001, DIP-14 NAND Gate, F/FAST Series, 4-Func, 2-Input, TTL, PDSO14, 0.150 INCH, MS-120, SOIC-14 NAND Gate, F/FAST Series, 4-Func, 2-Input, TTL, PDSO14, 0.150 INCH, LEAD FREE, MS-120, SOIC-14 NAND Gate, F/FAST Series, 4-Func, 2-Input, TTL, PDSO14, 5.30 MM, EIAJ TYPE2, SOP-14
是否Rohs认证 符合 符合 符合 符合
零件包装代码 DIP SOIC SOIC SOIC
包装说明 0.300 INCH, PLASTIC, MS-001, DIP-14 SOP, SOP14,.25 0.150 INCH, LEAD FREE, MS-120, SOIC-14 SOP, SOP14,.3
针数 14 14 14 14
Reach Compliance Code compliant compliant compliant compliant
系列 F/FAST F/FAST F/FAST F/FAST
JESD-30 代码 R-PDIP-T14 R-PDSO-G14 R-PDSO-G14 R-PDSO-G14
JESD-609代码 e3 e3 e3 e3
长度 19.18 mm 8.65 mm 8.65 mm 10.2 mm
逻辑集成电路类型 NAND GATE NAND GATE NAND GATE NAND GATE
功能数量 4 4 4 4
输入次数 2 2 2 2
端子数量 14 14 14 14
最高工作温度 70 °C 70 °C 70 °C 70 °C
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 DIP SOP SOP SOP
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 IN-LINE SMALL OUTLINE SMALL OUTLINE SMALL OUTLINE
峰值回流温度(摄氏度) NOT APPLICABLE 260 260 260
传播延迟(tpd) 6 ns 6 ns 6 ns 6 ns
认证状态 Not Qualified Not Qualified Not Qualified Not Qualified
座面最大高度 5.08 mm 1.75 mm 1.75 mm 2.1 mm
最大供电电压 (Vsup) 5.5 V 5.5 V 5.5 V 5.5 V
最小供电电压 (Vsup) 4.5 V 4.5 V 4.5 V 4.5 V
标称供电电压 (Vsup) 5 V 5 V 5 V 5 V
表面贴装 NO YES YES YES
技术 TTL TTL TTL TTL
温度等级 COMMERCIAL COMMERCIAL COMMERCIAL COMMERCIAL
端子面层 Matte Tin (Sn) Matte Tin (Sn) MATTE TIN Matte Tin (Sn)
端子形式 THROUGH-HOLE GULL WING GULL WING GULL WING
端子节距 2.54 mm 1.27 mm 1.27 mm 1.27 mm
端子位置 DUAL DUAL DUAL DUAL
处于峰值回流温度下的最长时间 NOT APPLICABLE NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED
宽度 7.62 mm 3.9 mm 3.9 mm 5.3 mm
厂商名称 Fairchild Fairchild - Fairchild
最大I(ol) 0.02 A 0.02 A - 0.02 A
封装等效代码 DIP14,.3 SOP14,.25 - SOP14,.3
电源 5 V 5 V - 5 V
最大电源电流(ICC) 10.2 mA 10.2 mA - 10.2 mA
Prop。Delay @ Nom-Sup 6 ns 6 ns - 6 ns
施密特触发器 NO NO - NO
Base Number Matches 1 1 1 -
湿度敏感等级 - 1 1 1
TLP3547评估板评测
拿到侧平板之后一直忙别的项目,没有时间测。昨天抽时间简单测了一线TLP3547该模块的基本性能。 测试方法:在评估版的1、2引脚接入信号发生器,输入一定频率的脉冲波形;3、4引脚接入万用表蜂 ......
麋鹿黑 东芝光电继电器TLP3547评测
一种嵌入式FLASH文件系统的设计和实现
一种嵌入式FLASH文件系统的设计和实现...
吸铁石上 嵌入式系统
FPGA设计基础----D触发器
一个使能端为E的D触发器:工作原理是:当E=0时:控制门被封锁,触发器保持原态不变。Qn+1=Qn当E=1时:控制门开启,Qn+1=D(E=1时),那么上电的时候输出Q为什么状态呢? 也就是说Qn是什么 ......
eeleader FPGA/CPLD
华声彩行脚位通法大全
文件太大分压上传269453269454...
刘小飞 下载中心专版
串口600通讯正常高于600通讯乱码
如题: 我的板子是at89s52 晶振是11。0592 max232cpe通讯 通讯方式11位 怎样在9600下正常通讯,小弟是初学者,多谢各位...
ahzhong2001 嵌入式系统
Altium Designer09完整教程
Altium Designer09完整教程...
zhdming123 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2101  295  2436  2843  2499  1  13  42  24  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved