电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74ALVCH16823DGG:11

产品描述Flip Flops 18-BIT BUS INTERFACE
产品类别半导体    逻辑   
文件大小207KB,共18页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
标准
下载文档 详细参数 选型对比 全文预览

74ALVCH16823DGG:11概述

Flip Flops 18-BIT BUS INTERFACE

74ALVCH16823DGG:11规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
NXP(恩智浦)
产品种类
Product Category
Flip Flops
RoHSDetails
Number of Circuits2
Logic FamilyALVC
Logic TypeD-Type Edge Triggered Flip-Flop
PolarityNon-Inverting
Input TypeSingle-Ended
传播延迟时间
Propagation Delay Time
2.1 ns at 3.3 V
High Level Output Current- 24 mA
电源电压-最小
Supply Voltage - Min
1.2 V
电源电压-最大
Supply Voltage - Max
3.6 V
最小工作温度
Minimum Operating Temperature
- 40 C
最大工作温度
Maximum Operating Temperature
+ 85 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
TSSOP-56
系列
Packaging
Tube
高度
Height
1.05 mm
长度
Length
14.1 mm
宽度
Width
6.2 mm
Number of Input Lines9
Number of Output Lines9
工作电源电压
Operating Supply Voltage
1.8 V, 2.5 V, 3.3 V
Reset TypeMaster Reset
工厂包装数量
Factory Pack Quantity
875

文档预览

下载PDF文档
74ALVCH16823
Rev. 3 — 1 February 2018
18-bit bus-interface D-type flip-flop with reset and enable;
3-state
Product data sheet
1
General description
The 74ALVCH16823 is a 18-bit edge-triggered flip-flop featuring separate D-type inputs
for each flip-flop and 3-state outputs for bus oriented applications. Incorporates bushold
data inputs which eliminate the need for external pull-up resistors to hold unused inputs.
The 74ALVCH16823 consists of two sections of nine edge-triggered flip-flops. A clock
(nCP) input, an output-enable (nOE) input, a master reset (nMR) input and a clock-
enable (nCE) input are provided for each total 9-bit section.
With the clock-enable (nCE) input LOW, the D-type flip-flops will store the state of
their individual nDn-inputs that meet the set-up and hold time requirements on the
LOW-to-HIGH nCP transition. Taking nCE HIGH disables the clock buffer, thus latching
the outputs. Taking the master reset (nMR) input LOW causes all the nQn outputs to go
LOW independently of the clock.
When nOE is LOW, the contents of the flip-flops are available at the outputs. When the
nOE is HIGH, the outputs go to the high impedance OFF-state. Operation of the nOE
input does not affect the state of flip-flops.
Active bus hold circuitry is provided to hold unused or floating data inputs at a valid logic
level.
2
Features and benefits
Wide supply voltage range from 1.2 V to 3.6 V
CMOS low-power consumption
Direct interface with TTL levels
Current drive ± 24 mA at 3.0 V
MULTIBYTE flow-through standard pin-out architecture
Low inductance multiple V
CC
and GND pins for minimum noise and ground bounce
Output drive capability 50 Ω transmission lines at 85°C
All data inputs have bushold
Complies with JEDEC standard no. 8-1A
Complies with JEDEC standards:
JESD8-5 (2.3 V to 2.7 V)
JESD8B/JESD36 (2.7 V to 3.6 V)
ESD protection:
HBM ANSI/ESDA/JEDEC JS-001 exceeds 2000 V
CDM JESD22-C101E exceeds 1000 V

74ALVCH16823DGG:11相似产品对比

74ALVCH16823DGG:11 74ALVCH16823DGGY 74ALVCH16823DL,512 74ALVCH16823DGG,11
描述 Flip Flops 18-BIT BUS INTERFACE Flip Flops 18-Bit Bus-Interface D-Type, Flip-Flop Flip Flops 18-BIT BUS INTERFACE Flip Flops 18-BIT BUS INTERFACE
Brand Name - NXP Semiconductor NXP Semiconductor NXP Semiconductor
厂商名称 - NXP(恩智浦) NXP(恩智浦) NXP(恩智浦)
零件包装代码 - TSSOP SSOP TSSOP
包装说明 - PLASTIC, SOT-364, TSSOP2-56 SSOP, SSOP56,.4 TSSOP, TSSOP56,.3,20
针数 - 56 56 56
制造商包装代码 - SOT364-1 SOT371-1 SOT364-1
Reach Compliance Code - unknown compliant compliant
TMS570LS 如何配置PBIST、STC和ESM?
看TI的技术支持,好像HALCoGen支持PBIST和STC的配置,有没有哪个大神给讲一下,到底怎么配置的?? 还有那个ESM的怎么用?HALCoGen配置完,在怎么写程序??...
xp1678 微控制器 MCU
教你如何选择STM32开发板
目前我们接触的到的网上的关于STM32开发板大约有5种,有适合STM32入门级的开发者,也有适合对于高级应用开发的工程师们的。因此对于不同的人群我们应该选择不同的开发板,面对5种我们都没 ......
gdq stm32/stm8
单片机 ARM技术交流群,欢迎大家加入
群号:94503590...
yangyi11056 ARM技术
用DSP实现多频率忙音检测的详细设计方案
忙音是某一频率单音和静音交互出现的一种提示音,通常用于表示电话占线。在某些实际应用过程中,需要对这种忙音进行检测。现阶段这类的信号音检测大多是用专用芯片实现的,多数是在出厂前需要 ......
Aguilera DSP 与 ARM 处理器
关于在WIN7下的codewarrior
装的8.2的版本,兼容性解决,能打开,但是关闭的时候总是不能正常关闭cw,哪位大神遇到过这种情况不...
浪鑫one NXP MCU
求助:能否删除用户模式,使得一个ARM处理器能正常应用,分析适用场合与优缺点
求助: 能否删除用户模式,使得一个ARM处理器能正常应用,分析适用场合与优缺点,,请高手指点一二。。。。。。 谢谢 ...
tiandi ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1720  448  1919  1962  858  20  44  31  11  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved