电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

70T3399S133BCI8

产品描述SRAM 128K x 18 Sync, 3.3V/2.5V Dual-Port RAM, Interleaved I/O's
产品类别存储    存储   
文件大小329KB,共28页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

70T3399S133BCI8在线购买

供应商 器件名称 价格 最低购买 库存  
70T3399S133BCI8 - - 点击查看 点击购买

70T3399S133BCI8概述

SRAM 128K x 18 Sync, 3.3V/2.5V Dual-Port RAM, Interleaved I/O's

70T3399S133BCI8规格参数

参数名称属性值
Brand NameIntegrated Device Technology
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码CABGA
包装说明LBGA, BGA256,16X16,40
针数256
制造商包装代码BC256
Reach Compliance Codenot_compliant
ECCN代码3A991
最长访问时间15 ns
其他特性FLOW-THROUGH OR PIPELINED ARCHITECTURE
最大时钟频率 (fCLK)133 MHz
I/O 类型COMMON
JESD-30 代码S-PBGA-B256
JESD-609代码e0
长度17 mm
内存密度2359296 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度18
湿度敏感等级3
功能数量1
端口数量2
端子数量256
字数131072 words
字数代码128000
工作模式SYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织128KX18
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码LBGA
封装等效代码BGA256,16X16,40
封装形状SQUARE
封装形式GRID ARRAY, LOW PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)225
电源2.5,2.5/3.3 V
认证状态Not Qualified
座面最大高度1.5 mm
最大待机电流0.02 A
最小待机电流2.4 V
最大压摆率0.45 mA
最大供电电压 (Vsup)2.6 V
最小供电电压 (Vsup)2.4 V
标称供电电压 (Vsup)2.5 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Tin/Lead (Sn63Pb37)
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度17 mm
Base Number Matches1

文档预览

下载PDF文档
HIGH-SPEED 2.5V
IDT70T3339/19/99S
512/256/128K X 18
SYNCHRONOUS
DUAL-PORT STATIC RAM
WITH 3.3V OR 2.5V INTERFACE
LEAD FINISH (SnPb) ARE IN EOL PROCESS - LAST TIME BUY EXPIRES JUNE 15, 2018
Features:
True Dual-Port memory cells which allow simultaneous
access of the same memory location
High-speed data access
– Commercial: 3.4 (200MHz)/3.6ns (166MHz)/
4.2ns (133MHz)(max.)
– Industrial: 3.6ns (166MHz)/4.2ns (133MHz) (max.)
Selectable Pipelined or Flow-Through output mode
Counter enable and repeat features
Dual chip enables allow for depth expansion without
additional logic
Interrupt and Collision Detection Flags
Full synchronous operation on both ports
– 5ns cycle time, 200MHz operation (14Gbps bandwidth)
– Fast 3.4ns clock to data out
– Data input, address, byte enable and control registers
– 1.5ns setup to clock and 0.5ns hold on all control, data,
and address inputs @ 200MHz
– Self-timed write allows fast cycle time
Separate byte controls for multiplexed bus and bus
matching compatibility
Dual Cycle Deselect (DCD) for Pipelined Output Mode
2.5V (±100mV) power supply for core
LVTTL compatible, selectable 3.3V (±150mV) or 2.5V
(±100mV) power supply for I/Os and control signals on
each port
Industrial temperature range (-40°C to +85°C) is
available at 166MHz and 133MHz
Available in a 256-pin Ball Grid Array (BGA) and 208-pin fine
pitch Ball Grid Array (fpBGA)
Supports JTAG features compliant with IEEE 1149.1
Green parts available, see ordering information
Functional Block Diagram
UB
L
LB
L
UB
R
LB
R
FT/PIPE
L
1/0
0a 1a
a
0b 1b
b
1b 0b
b
1a 0a
a
1/0
FT/PIPE
R
R/W
L
CE
0L
CE
1L
1
0
1/0
B B
WW
0 1
L L
B B
WW
1 0
R R
1
0
1/0
R/W
R
CE
0R
CE
1R
OE
L
Dout0-8_L
Dout9-17_L
Dout0-8_R
Dout9-17_R
OE
R
1b 0b 1a 0a
FT/PIPE
L
0/1
0a 1a 0b
1b
,
0/1
FT/PIPE
R
ab
512/256/128K x 18
MEMORY
ARRAY
ba
I/O
0L
- I/O
17L
Din_L
Din_R
I/O
0R
- I/O
17R
CLK
L
A
18L
(1)
A
0L
REPEAT
L
ADS
L
CNTEN
L
A
18R
(1)
CLK
R
,
Counter/
Address
Reg.
ADDR_L
ADDR_R
Counter/
Address
Reg.
A
0R
REPEAT
R
ADS
R
CNTEN
R
TDI
TCK
TMS
TRST
CE
0 L
CE1L
R/
W
L
INTERRUPT
COLLISION
DETECTION
LOGIC
CE
0 R
CE1 R
R/
W
R
JTAG
TDO
COL
L
INT
L
ZZ
L
(2)
COL
R
INT
R
ZZ
CONTROL
LOGIC
ZZ
R
(2)
5652 drw 01
NOTES:
1. Address A
18
is a NC for the IDT70T3319. Also, Addresses A
18
and A
17
are NC's for the IDT70T3399.
2. The sleep mode pin shuts off all dynamic inputs, except JTAG inputs, when asserted. All static inputs, i.e., PL/FTx and
OPTx and the sleep mode pins themselves (ZZx) are not affected during sleep mode.
FEBRUARY 2018
DSC-5652/9
1
©2018 Integrated Device Technology, Inc.
谁能给比较一下各种材料运放的特性
我最近在设计一款小型的数字采集仪,其中就有常用的0-10V电压测量,0-20mA电流测量。过去的时候一直使用这样的电路 492604 使用了有些年了,其中主要是4-20mA电流信号,这个电路工作的比 ......
bigbat 模拟电子
Verilog HDL---设计可综合的状态机的指导原则
1.设计可综合的状态机的指导原则: (1)采用独热码状态机(即每个状态只有一个寄存器置位的状态机)。 (2)建议采用case,casex或casez语句来建立状态机的模型,因为这样语句表达清晰, ......
捍卫真理 FPGA/CPLD
【瑞萨R7F0之等灯等灯】4、pwm与定时器寄存器详解
本帖最后由 johnrey 于 2014-8-25 10:48 编辑 等灯等灯,就是各种调光模式的展示,比如预设、手动、自动调光等等,因此少不了和pwm打交道。pwm只在最近的STC上临时玩过一次,并无太多深入, ......
johnrey 瑞萨MCU/MPU
请问SQLite的问题
想使用SQLite3,从网上下了SQLite 3.5.2,可是在EVC4.0下总是编译通不过 编译的时候我去掉了tclsqlite.c, shell.c和icu.c三个文件,但是编译的时候还是出错。 哪位高手能够详细的解答一下 ......
sanny777 嵌入式系统
Understanding MIMO Antennas: Part I
The use of multiple transmit and receive antennas is defined as MIMO, or multiple-input-multiple-output. This technology has garnered a fair amount of attention of late. As wireles ......
JasonYoo 无线连接
STM32实例-LCD1602电路
1602 液晶,从它的名字我们就可以看出它的显示容量,就是可以显示 2 行,每行 16 个字符的液晶,电路图如下所示。541735 LCD1602它的任务电压是 4.5V~5.5V,关于这点我们设计电路的时分, ......
可乐zzZ stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1259  191  546  2528  246  26  4  11  51  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved