电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

532CA000221BGR

产品描述CMOS Output Clock Oscillator, 74.25MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小2MB,共33页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

532CA000221BGR概述

CMOS Output Clock Oscillator, 74.25MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

532CA000221BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性IT CAN ALSO OPERATE AT 54 MHZ
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号532
安装特点SURFACE MOUNT
标称工作频率74.25 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
Si532
D
U A L
F
R E Q U E N C Y
C
R Y S TA L
O
S C I L L A T O R
(XO )
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Two selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
FS
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si532 dual frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si532 is
available with any-rate output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si532 uses one fixed crystal
frequency to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The Si532 IC
based XO is factory configurable for a wide variety of user specifications
including frequency, supply voltage, output format, and temperature stability.
Specific configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
CLK–
CLK+
(LVDS/LVPECL/CML)
FS
OE
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
(CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
FS
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si532
基于电院调制的智能呼叫系统(单片机类),就个类似的毕设。
如题,希望大家帮帮忙,邮箱njupt_guch@163.com。...
jassic 单片机
请教,VB如何自动获取串口号?
TI原厂的M4开发板自带的数据记录仪例程,上位机一打开,能自动发现下位机USB虚拟的是哪个串口号,最近我用VB也写了个这样的上位机程序,但我不知道怎么实现这个功能,只能手动选择串口号,请问 ......
yuanyihanke 微控制器 MCU
Ubuntu手机正式发布
该机配备4.5寸蓝宝石材质屏幕,分辨率为1280×720像素,搭载多核心处理器,4GB RAM+128GB ROM,800万像素/前置200万像素摄像头,运行Ubuntu mobile OS和Android双系统,支持LTE 4G网络,出货时 ......
白丁 聊聊、笑笑、闹闹
诚聘嵌入式软件开发工程师
猎头职位【成都】 岗位职责: 1.参与新产品需求分析、方案设计,协助制定具体项目研发计划; 2.负责项目中嵌入式软件的编码、调试、测试工作; 3.负责嵌入式产品软件的需求开发、设计、编码 ......
ff318421749 求职招聘
指点一下原理 怎么检查才是正确的
308611 有这么多错误 怎么改回来 随意少一条线不画也检查不出 ...
未来充满希望 PCB设计
TI 电源设计小贴士 7
欢迎来到电源设计小贴士!随着现在对更高效、更低成本电源解决方案需求的强调,我们创建了该专栏,就各种电源管理课题提出一些对您有帮助的小技巧。该专栏面向各级设计工程师。无论您是从事电源 ......
trevor 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1218  2285  1206  1244  2588  42  48  36  59  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved