电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74AHC273PW-T

产品描述IC AHC SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, TRUE OUTPUT, PDSO20, 4.40 MM, PLASTIC, MO-153, SOT-360-1, TSSOP-20, FF/Latch
产品类别逻辑   
文件大小95KB,共18页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
标准
下载文档 详细参数 全文预览

74AHC273PW-T概述

IC AHC SERIES, POSITIVE EDGE TRIGGERED D FLIP-FLOP, TRUE OUTPUT, PDSO20, 4.40 MM, PLASTIC, MO-153, SOT-360-1, TSSOP-20, FF/Latch

74AHC273PW-T规格参数

参数名称属性值
Source Url Status Check Date2013-06-14 00:00:00
是否Rohs认证符合
厂商名称NXP(恩智浦)
零件包装代码TSSOP
包装说明4.40 MM, PLASTIC, MO-153, SOT-360-1, TSSOP-20
针数20
Reach Compliance Codeunknown
Is SamacsysN
系列AHC
JESD-30 代码R-PDSO-G20
JESD-609代码e4
长度6.5 mm
负载电容(CL)50 pF
逻辑集成电路类型D FLIP-FLOP
最大频率@ Nom-Sup70000000 Hz
最大I(ol)0.008 A
湿度敏感等级1
位数8
功能数量1
端子数量20
最高工作温度125 °C
最低工作温度-40 °C
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装等效代码TSSOP20,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
包装方法TAPE AND REEL
峰值回流温度(摄氏度)260
电源2/5.5 V
Prop。Delay @ Nom-Sup14 ns
传播延迟(tpd)21.5 ns
认证状态Not Qualified
座面最大高度1.1 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)2 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子面层NICKEL PALLADIUM GOLD
端子形式GULL WING
端子节距0.65 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
触发器类型POSITIVE EDGE
宽度4.4 mm
最小 fmax100 MHz
Base Number Matches1

文档预览

下载PDF文档
74AHC273; 74AHCT273
Octal D-type flip-flop with reset; positive-edge trigger
Rev. 03 — 13 May 2008
Product data sheet
1. General description
The 74AHC273; 74AHCT273 is a high-speed Si-gate CMOS device and is pin compatible
with Low-power Schottky TTL (LSTTL). It is specified in compliance with JEDEC standard
No. 7-A.
The 74AHC273; 74AHCT273 has eight edge-triggered, D-type flip-flops with individual D
inputs and Q outputs.
The common clock (CP) and master reset (MR) inputs, load and reset (clear) all flip-flops
simultaneously.
The state of each D input, one set-up time before the LOW-to-HIGH clock transition, is
transferred to the corresponding output (Qn) of the flip-flop.
All outputs will be forced LOW, independent of clock or data inputs, by a LOW on the MR
input.
The device is useful for applications where only the true output is required and the clock
and master reset are common to all storage elements.
2. Features
I
I
I
I
I
I
Balanced propagation delays
All inputs have Schmitt-trigger actions
Inputs accept voltages higher than V
CC
Ideal buffer for MOS microcontroller or memory
Common clock and master reset
Related product versions:
N
74AHC377; 74AHCT377 for clock enable version
N
74AHC373; 74AHCT373 for transparent latch version
N
74AHC374; 74AHCT374 for 3-state version
Input levels:
N
For 74AHC273: CMOS level
N
For 74AHCT273: TTL level
ESD protection:
N
HBM EIA/JESD22-A114E exceeds 2000 V
N
MM EIA/JESD22-A115-A exceeds 200 V
N
CDM EIA/JESD22-C101C exceeds 1000 V
Multiple package options
Specified from
−40 °C
to +85
°C
and from
−40 °C
to +125
°C
I
I
I
I
CF卡启动CE6.0系统
大家好,我是使用研华的PCM-9375开发板,windows CE 6.0,存储是用CF卡,现在发现一个问题,无论是使用Bios Boot Loader或者MS-Dos&Loadcepc都很慢,大约需要两分钟,但是如果通过eboot,在开发 ......
wies 嵌入式系统
串口程序
STM32 串口4程序:) ...
zzp1234 stm32/stm8
布板的时候你是先布地线还是信号线?
很多人布板时候不一样。或者每个人再不同时期布板考虑的因素不同而不一样。调查下。...
youluo 模拟电子
求助关于开发基于DSP的信号处理板
要求:1.处理能力:不小于3200MIPS2.Boot方式:EEPROM Boot3.外部存储器:容量不小于1MB,速度不低于200MHz4.FIFO:4路,供4路高速AD/DA的数据缓冲,位宽16bit,速度不低于80MHz5.接口: a : ......
glowu DSP 与 ARM 处理器
请问各位4.2V的锂电池充电器空载调到多少合适
请问各位4.2V的锂电池充电器空载调到多少合适 eeworldpostqq...
JFET 电源技术
安装Fedora9 VMTools 出现 找不到 C header files
安装Fedora9 VMTools 出现 What is the location of the directory of C header files that match your running kernel? 折腾了一个晚上,很烦人! 解决方法: # yum install kernel- ......
upc_arm 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 478  90  876  604  1309  20  51  28  21  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved