电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SC112M000DGR

产品描述LVDS Output Clock Oscillator, 112MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SC112M000DGR概述

LVDS Output Clock Oscillator, 112MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SC112M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率112 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
stdint.h中定义的扩展整数类型的作用
stdint.h中定义了标准的扩展整数类型,包括准确长度类型,最小长度类型、快速长度类型、最大长度类型,这么定义的好处是啥?为了便于移植吗?比如什么时候应该用最小长度类型呢? /* 7.18.1 ......
喜鹊王子 嵌入式系统
模拟电路基板导线设计
a.OP增幅器构成的全波形整流电路patterning 图1的全波形整流电路,经常因正端(plusside)与负端(minus)gain的未整合,导致波形不均衡,所以决定gain值的电阻使用误差为±1%的金属皮膜电阻。本电 ......
小赛跑跑 模拟电子
WEBENCH® 设计中心视频
WEBENCH系统电源架构概述 WEBENCH BOM管理 WEBENCH 电器仿真 WEBENCH设计导出工具介绍 WEBENCH热仿真概述 WEBENCH电源 FPGA Architect概述 WEBENCH Visualizer概述 WEBENCH LED Architec ......
maylove 模拟与混合信号
基于A/D和D/A转换的单片机语音录放设计
哪位高手能提供下怎么通过A/D和D/A转换将语音录放啊?很急,万分感谢,如有兴趣的可以Q聊,270329846...
CHYMJL 单片机
PCB工艺设计规范
PCB设计规范...
Smithlee89 PCB设计
无聊帖:我能要回电表么?
现在住的房子要拆,电表应该销户吧?下午去供电所问没用的电表怎么办?能不能给我,回答说要收回,那我问,以前的机械表是我们住户掏钱的,后来供电所说是免费更换成电子式的了。那我现在能不能 ......
wangfuchong 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 718  1251  769  49  2885  51  36  10  28  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved