电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MC846M000DGR

产品描述LVPECL Output Clock Oscillator, 846MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MC846M000DGR概述

LVPECL Output Clock Oscillator, 846MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MC846M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率846 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请教在驱动中如何知道是哪个应用程序调用了驱动
请教在驱动中如何知道是哪个应用程序调用了驱动...
wlzwlz777 嵌入式系统
话说有人用CoIDE么?请教大家的会闪退么?
就是好久没更新了感觉,我用最新的2.0.3 总是会闪退,大家有这种情况没。 不能解决我就用atom上的platformIo了,也是非常好用的开发工具!...
小T 嵌入式系统
数字音频的学习经验交流
其实这个想法已经持续很久了,目前本人在 T半导体公司工作,主要负责音频业务,由于目前的数字功放已经在行业中越来越普及的,而且由于本人是做技术支持这块的,想着能够将自己的工作学 ......
德仪小菜鸟 TI技术论坛
实时系统下实现垃圾回收器可行吗?
由于系统处理的数据是动态发生变化的,就采用的动态内存分配的机制。 问题就在使用malloc ,free的过程中会给物理内存带来很多的碎片,浪费资源,长时间运行可能会导致系统崩溃。 就有了添加一 ......
ydm123ydm 嵌入式系统
寻LATTICE PCI软核
有请联系QQ:412464813,谢谢。...
ICTer FPGA/CPLD
为支持全国大学生电子设计竞赛活动,NEC电子发放免费开发板
本帖最后由 paulhyde 于 2014-9-15 09:38 编辑 为了更好地支持广大老师同学参加NEC电子杯全国大学生电子设计竞赛活动,NEC电子特委托授权经销商格州电子与世强电讯向全国各大院校师生免费发放 ......
roronoazoro 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1503  445  883  1049  761  10  24  39  11  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved