电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A40MX02-1VQ80M

产品描述FPGA - Field Programmable Gate Array MX
产品类别可编程逻辑器件    可编程逻辑   
文件大小7MB,共142页
制造商Microsemi
官网地址https://www.microsemi.com
下载文档 详细参数 全文预览

A40MX02-1VQ80M在线购买

供应商 器件名称 价格 最低购买 库存  
A40MX02-1VQ80M - - 点击查看 点击购买

A40MX02-1VQ80M概述

FPGA - Field Programmable Gate Array MX

A40MX02-1VQ80M规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Microsemi
零件包装代码QFP
包装说明1 MM HEIGHT, PLASTIC, VQFP-80
针数80
Reach Compliance Codeunknown
ECCN代码3A001.A.2.C
其他特性ALSO OPERATES AT 5V SUPPLY
最大时钟频率92 MHz
CLB-Max的组合延迟2.3 ns
JESD-30 代码S-PQFP-G80
JESD-609代码e0
长度14 mm
湿度敏感等级3
可配置逻辑块数量295
等效关口数量3000
端子数量80
最高工作温度125 °C
最低工作温度-55 °C
组织295 CLBS, 3000 GATES
封装主体材料PLASTIC/EPOXY
封装代码TQFP
封装形状SQUARE
封装形式FLATPACK, THIN PROFILE
峰值回流温度(摄氏度)225
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
座面最大高度1.2 mm
最大供电电压3.6 V
最小供电电压3 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子面层Tin/Lead (Sn/Pb)
端子形式GULL WING
端子节距0.65 mm
端子位置QUAD
处于峰值回流温度下的最长时间30
宽度14 mm

文档预览

下载PDF文档
Revision 11
40MX and 42MX FPGA Families
Features
High Capacity
Single-Chip ASIC Alternative
3,000 to 54,000 System Gates
Up to 2.5 kbits Configurable Dual-Port SRAM
Fast Wide-Decode Circuitry
Up to 202 User-Programmable I/O Pins
5.6 ns Clock-to-Out
250 MHz Performance
5 ns Dual-Port SRAM Access
100 MHz FIFOs
7.5 ns 35-Bit Address Decode
HiRel Features
Commercial, Industrial, Automotive,
Temperature Plastic Packages
and
Military
Commercial, Military Temperature, and MIL-STD-883
Ceramic Packages
QML Certification
Ceramic Devices Available to DSCC SMD
Mixed-Voltage Operation (5.0V or 3.3V for core and
I/Os), with PCI-Compliant I/Os
Up to 100% Resource Utilization and 100% Pin Locking
Deterministic, User-Controllable Timing
Unique In-System Diagnostic and Verification Capability
with Silicon Explorer II
Low Power Consumption
IEEE Standard 1149.1 (JTAG) Boundary Scan Testing
Ease of Integration
High Performance
Product Profile
Device
Capacity
System Gates
SRAM Bits
Logic Modules
Sequential
Combinatorial
Decode
Clock-to-Out
SRAM Modules
(64x4 or 32x8)
Dedicated Flip-Flops
Maximum Flip-Flops
Clocks
User I/O (maximum)
PCI
Boundary Scan Test (BST)
Packages (by pin count)
PLCC
PQFP
VQFP
TQFP
CQFP
PBGA
A40MX02
3,000
295
9.5 ns
147
1
57
44, 68
100
80
A40MX04
6,000
547
9.5 ns
273
1
69
44, 68, 84
100
80
A42MX09
14,000
348
336
5.6 ns
348
516
2
104
84
100, 160
100
176
A42MX16
24,000
624
608
6.1 ns
624
928
2
140
84
100, 160, 208
100
176
A42MX24
36,000
954
912
24
6.1 ns
954
1,410
2
176
Yes
Yes
84
160, 208
176
A42MX36
54,000
2,560
1,230
1,184
24
6.3 ns
10
1,230
1,822
6
202
Yes
Yes
208, 240
208, 256
272
May 2012
© 2012 Microsemi Corporation
i
求教12864如何控制单个字符数字的加减?
这是我dspic33f芯片显示在12864上的,现在我想通过按键对第一行的值进行设置,也就是通过加和减按键对一个四位数一位一位的加和减,但是单个数字是一个字符,光标闪烁的的地址写进去后是两个字 ......
ie谁是谁的谁 单片机
电位器X9C103
请问哪位大神用过x9c103啊?求指导一下,电阻值应该如何测量?另外滑动端可以一次性复位到最初值吗,还是说需要一步步划回去。 ...
AlizaJoyous 电子竞赛
电梯图像的网纹干扰源是什么及怎样形成干扰回路的?
安防的视频监控系统很多采集电梯内的图像。但在电梯运行时,图像有网纹干扰,有的太严重致使无法看清图像内容。那么这干扰是怎么形成的?是电源干扰?是电梯辐射?其实是系统两端地电位差所至, ......
jek9528 工业自动化与控制
求FPGA与FM1808连接图
如题!...
liurse 嵌入式系统
每周工作四天半---你的意见呢?
“建议缩短工作时间采取四天半工作制”,这是全国政协委员张晓梅的提案之一。这提案好在哪里,张晓梅提到,这样做可以促就业,使多方的受益。工作时间的缩短是社会进步的结果,可以保护劳动力资 ......
橙子 聊聊、笑笑、闹闹
Z-turn borad Samba 、Apache 服务器配置
本帖最后由 574433742 于 2015-8-21 06:36 编辑 Samba 服务器配置: 下面搭建一个samba服务器,可以z-turn board 和其它设备共享数据共享数据。 一、 安装samba # apt-get install sa ......
574433742 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 509  2297  123  903  2847  29  36  58  49  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved