电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QC252M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 252MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531QC252M000DGR概述

CMOS/TTL Output Clock Oscillator, 252MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QC252M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率252 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
调制解调
调制解调 的原理介绍课件...
吸铁石上 无线连接
DSP如何区分片内存储器和外部存储器
229683 1)如上图所示,DSP如何区分内外部存储器。因为地址不重叠而通过地址吗? 2)能像直接操作外部存储器一样,直接操作内部ram吗?就是直接对某一地址写入。 像这样 *( ......
zhubeilife 微控制器 MCU
求贤若渴,招聘单片机人才
本公司位于广州市天河区软件园内,主要从事游戏机的软件,硬件的产品开发。 现在公司扩大开发范围,现急聘一名单片机开发人员(有效期15天)。 要求: 熟悉ARM9,ARM7内核及开发过程。 熟悉MCS ......
lyzj321 嵌入式系统
ST推出首款专为汽车设计的1、2和4-Mbit串行闪存芯片
意法半导体日前推出一个新一代串行闪存芯片。新产品密度范围1到4Mbit,专门为可靠性要求极高的汽车应用而设计。新的M25P10-A、M25P20和M25P40存储器芯片的密度分别为1Mbit、2Mbit和4Mbit, ......
frozenviolet 汽车电子
MPEG2编码问题!!!!严重问题
MPEG-2标准里 怎么样做到音频视频的同步,看了13818-1标准 还是不懂 能不能详细讲解下!!!如果有中文版本的给点资料更好 谢谢...
tp121110 嵌入式系统
Hive base register使用硬盘在CE6问题
Hive base register在CE5下使用硬盘已经成功了。 但是在CE6下,创建的文件目录始终在My Device下,而不是在硬盘中。(怀疑是Hive处理在hard disk driver加载之前) 加入hive base register组 ......
ruoruo1997 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1457  2550  2471  1914  2371  11  50  54  40  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved