电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EB485M000DGR

产品描述LVPECL Output Clock Oscillator, 485MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EB485M000DGR概述

LVPECL Output Clock Oscillator, 485MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EB485M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率485 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
請大家幫忙~
小弟照著書上打 為什麼編譯時總是出現 Error D:\pic\100LS1\LS3-8.c; 36.1 undefined identifier "RBPU" #include #define INT8U unsigned char #define _XTAL_FREQ 1000000UL //按 ......
昌仔 Microchip MCU
最近想买台示波器,大家讨论下。。。
好久没来论坛了,最近闲下来了,来里面逛逛,和大家混个脸熟,呵呵呵。。。。。 本人手里没有示波器用了,最近想入手一台示波器,我也看了好多的牌子的示波器,我只在Agilent和Tektronix还有 ......
RF-刘海石 无线连接
【为C2000做贡献】基于TMS320F28335的小型导航计算机系统设计
基于TMS320F28335的小型导航计算机系统设计...
0212009623 微控制器 MCU
无盘和有盘是莫法比的!
无盘和有盘是莫法比的! 1是无盘投资划不来,现在IDE\Stat硬盘又不贵。无盘又要弄昂贵的服务器。 2要说千M,那有盘也全千M,那能比么?要比SCSI,你SCSI只有服务器才有,数量不能比。 3稳定能比 ......
wo2000ailuo PCB设计
(ubuntu开发必看)E9卡片电脑 ubuntu烧写后启动的说说
E9卡片电脑的ubuntu系统与android系统共用一个uboot。uboot的默认启动方式为android系统的LCD显示模式。用MFG tools或者SD卡烧写之后,因进行如下操作。1.启动方式设为emmc启动,然后接上电源, ......
小小宇宙 ARM技术
分析一下这个图
这个放大器中的各个元件的作用,请各位大侠指点,非常感谢...
lrleizaixian 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 916  1838  958  1475  103  8  43  25  57  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved