电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NB619M000DG

产品描述LVDS Output Clock Oscillator, 619MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531NB619M000DG概述

LVDS Output Clock Oscillator, 619MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NB619M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率619 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
普通电话也能实现楼宇对讲?
现今楼宇对讲在生活的应用已经日益普遍化,其技术革新也与日俱进,然而在日常生活中的使用中,我们常常遇到一个尴尬的问题——当我们在卧室的时候,此时访客的到访,让我们必须从卧室在走到客厅 ......
xyh_521 工业自动化与控制
最后一天!GD32VF系列开发板,全新ATMEGA4809免费申请,抓住末班车赶紧上!
最后一天!明天出测评名单! GD32VF系列开发板,全新ATMEGA4809免费申请,赶紧上车! 申请链接: GD32VF103V-EVAL 全功能评估板 https://bbs.eeworld.com.cn/elecplay/content/122 GD32VF ......
okhxyyo 测评中心专版
请问有高手在STM32上用过CS5532的ADC芯片吗
请问有人在STM32上用过CS5532的ADC芯片吗, 哪位高手用过, 时序怎么调试?...
huli19820119 stm32/stm8
没人气啊,求一个msp430驱动TFT 9325之类的程序?
mps430的找了好久没有找到。驱动普通的9325屏就行了...
smallbird 微控制器 MCU
保持信号完整性PCB设计
中国电子学会讲义--保持信号完整性...
minger1125 PCB设计
WINCE下如何快速响应中断,而不丢失数据!
问题描述:系统底层以最高优先级,每50ms中断一次,wince创建一个线程响应中断,中断来了读取一次数据。如果不动触摸屏或按键(即不做任何操作),数据读取正常。但是一按触摸屏,线程读取的数 ......
weimeng4359 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1216  2504  1848  54  2580  13  26  44  59  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved