电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NA730M000DGR

产品描述LVDS Output Clock Oscillator, 730MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NA730M000DGR概述

LVDS Output Clock Oscillator, 730MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NA730M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率730 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
全国大学生电子设计竞赛常用电路模块制作
本帖最后由 paulhyde 于 2014-9-15 04:11 编辑 全国大学生电子设计竞赛常用电路模块制作 ...
yelinyimeng 电子竞赛
发布一个视频的下载地址
主要针对初学者对怎样学习驱动的烦恼进行的讲解,欢迎下载啊。 主要是platform 上节:http://115.com/file/e6mvtx3e#第六讲(上节).rar下节:http://115.com/file/clfob4ka#第六讲(下节).rar ......
heningbo Linux开发
继电器驱动电路——为 赛普拉斯PsoC 4开发板试用做准备
虽然试用结果还没好公布,不过由于我个人对这个项目的浓厚兴趣,我已经开始准备需要的电路 昨晚开始弄,结果到今天晚上才搞定 这是一个继电器驱动电路 也是我第一次使用继电器...
辛昕 模拟电子
手机没电确实会让很多抓狂!但是...
手机没电确实会让很多抓狂!那也不能像这位仁兄这样啊。为了给自己的手机充电,竟将路灯电源接到充电器两脚上进行充电!你的手机是有多重要啊! 125252...
yaoniming3k 聊聊、笑笑、闹闹
TIM1,TIM2能同时互为主从吗
如果我想让TIM1做主定时可器发一路脉冲,用TIM2做从定时器来计TIM1所发脉冲数量,同时让TIM2来发另一路脉冲,让TIM1做TIM2的从定时器来计TIM2所发的脉冲数量,请问高手们这样可以实现吗?...
lml198694 stm32/stm8
FPGA初来乍到,有问题要问
122267 KEY1到KEY8接到FPGA的8个引脚,通过这8个引脚电平的高低来点亮LED灯; S1摁下,KEY1为低电平,S1断开,KEY1为高电平。难道是因为FPGA的引脚为高阻态?默认是高阻态吗? ************* ......
喜鹊王子 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 455  1623  1663  303  2872  43  11  37  1  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved