电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RB541M000DG

产品描述LVPECL Output Clock Oscillator, 541MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RB541M000DG概述

LVPECL Output Clock Oscillator, 541MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RB541M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率541 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
在PB中编译好的dll不能加载成功
写了一个简单的按键驱动(流驱动),加入2440的bsp创建的工程中,修改了cfw.c,armint.c中的中断设置,注册表也改了(在bib文件中加入dll的话报警告说多次进入dll,所以就去掉了bib文件中的,警 ......
pl2005t 嵌入式系统
求助:230MHz无线发射与接收机调试!(另请高手设计一个VOC电路)重酬
求助:230MHz无线发射与接收机调试!重酬!制作230MHz无线发射机与接收机过程中(发射机功率为1W与10W,接收机采用二次变频,中频用3361,差频为21.4MHz,本振采用VOC+PLL 与培频二种机器),现 ......
kaineng 无线连接
求助大侠~~~~
请教各位大侠?有315M的发射芯片吗?只需发送6个按键值,有的话推荐下,简单点的芯片,只需发射功能...
yanjianguo 模拟电子
散熱風扇電路
請問一般的cpu的散熱風扇是怎樣是否可以用PWM加上MOS控制12V來完成 ...
apl500 DIY/开源硬件专区
炼狱传奇-12864液晶之战
炼狱传奇-12864液晶之战 ...
雷北城 FPGA/CPLD
大家好,请问TPS767D310的散热焊盘可以接到数字地上吗?
大家好! 我用TPS767D301给C5416供电。参考文档slma002,在PCB设计时把TPS767D301芯片下面的数字地(DGND,去掉了阻焊层)作为散热区,并且在上面打了2*5个(24/12mil)的过孔,请问这种做法 ......
ardentyears 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1083  2362  4  1991  2921  32  21  13  20  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved