电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SC228M000DGR

产品描述LVDS Output Clock Oscillator, 228MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SC228M000DGR概述

LVDS Output Clock Oscillator, 228MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SC228M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率228 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
“五一”假期你怎么过?
{:1_102:}时间过的这么快,明天就到五一假期啦~~小伙伴们今天是不是无心恋战,就想着明天怎么浪了呢? 大家五一都去做什么呢? 一家人出去旅游?还是呼朋唤友?又或者要专攻技术科研,宅 ......
okhxyyo 聊聊、笑笑、闹闹
IAR for MSP430那个版本比较常用
求教...
zxdbsnr 微控制器 MCU
str712IAP高手指点下啊
准备用IAP下载app程序, 把 app的起始地址改为0X40002000后,程序乱飞了,那里还需要改动啊.我是在KEIL下运行的....
sun139 stm32/stm8
求救!100PinFSMC能否挂两个外设?
请问! 我已经用NE1接了一个320*240的LCD. 好像只有PD7可以做片选. (NE1/NCE2)... 请问有解决的办法吗? 还需要接一个"伪外设"... (接什么不要紧.只要不向NE1发出数据. 只是想 ......
wybetter stm32/stm8
LED背光源生产工艺
LED背光源与CCFL背光源在结构上基本是一致的,其中主要的区别在于LED是点光源,而CCFL是线光源。从长远的趋势来看,LED背光技术作为一种替换型的技术产品存在肯定会慢慢的普及开来。  下面来 ......
探路者 LED专区
【创龙科技全志A40i开发板】Qt性能测试
39bd5bc8b3e6a72d0589bf9fd374c249 前言 参见https://bbs.eeworld.com.cn/thread-1219964-1-1.html搭建Qt开发环境 本次通过Qt进行不同控件操作测试执行时间来测量Qt的性能,可以作为 ......
qinyunti 国产芯片交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 300  1983  1282  1193  310  49  18  45  6  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved