电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA923M000DG

产品描述LVPECL Output Clock Oscillator, 923MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MA923M000DG概述

LVPECL Output Clock Oscillator, 923MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA923M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率923 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
芯片制造2-半导体抛光
501782 ...
ylyfxzsx 下载中心专版
开关电源知识1
http://imgsrc.baidu.com/baike/abpic/item/8605f5f806cd4a11d9f9fd84.jpg 开关电源 开关电源是利用现代电力电子技术,控制开关管开通和关断的时间比率,维持稳定输出电压的一种电源,开关电源 ......
tonytong 电源技术
MSP430 driverlib使用说明
包含IAR加入driver的方法翻译了第一部分,ADC10库,感觉后面不用翻译了,就是把API罗列一下,没啥意义再翻译了 先传这些 本帖最后由 zmaozhao 于 2012-4-24 16:26 编辑 ]...
zmaozhao 微控制器 MCU
cc2640r2f读取tmp275温度值显示
cc2640r2f读取tmp275温度值显示硬件: 334197 效果演示 http://v.youku.com/v_show/id_XMzIzMTgxMTgzNg==.html 此内容由EEWORLD论坛网友蓝雨夜原创,如需转载或用于商业用途需征得作者同 ......
蓝雨夜 无线连接
急救!!!WINCE 下蓝牙串行端口(SPP )
春节快乐, 各位高手,各位大侠,小弟在这向你们求救啊。 本人急需 【WinCE5.0】蓝牙串行端口 的程序以及源代码,可以在VS2005中使用的。 望各位高手能将手中的程序分享给小弟。 ......
XWXWANG 嵌入式系统
三态逻辑笔的设计
想请教一下各位大佬,这个电路在接入高电平低电平,悬空时,三极管的通断状态是什么,以及二极管的在这个电路里起什么作用呢,我初步判断高电平TR1通TR2不通,低电平TR1不通TR2通,悬空都不通, ......
qq152110 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1203  2559  1630  2275  2636  45  35  15  26  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved