电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EC302M000DG

产品描述LVPECL Output Clock Oscillator, 302MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EC302M000DG概述

LVPECL Output Clock Oscillator, 302MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EC302M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率302 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
分享BeagleBone简易Xds100V2
参考BeagleBone 原理图,去掉cpld,单ft2232 制作xds100V2,烧写beaglebone第五版程序, 制作成功。 所有原理图及烧写文件均在附件中。 ...
sblpp DSP 与 ARM 处理器
了解ov7141的帮个忙
为什么我加的电源都对 输入时钟也对 reset置低 pwdn置高 时钟没有pclk信号呢 知道的朋友告诉我一下啊...
vv2007 嵌入式系统
电容失效模式和失效机理
电容失效模式和失效机理 电容器的常见失效模式有: ――击穿短路;致命失效 ――开路;致命失效 ――电参数变化(包括电容量超差、损耗角正切值增大、绝缘性能下降或漏电流上升等;部分功 ......
lclhitwh 模拟与混合信号
linux poll/select用法及在字符驱动中的简单实现
  作者:华嵌嵌入式培训 长沙分中心 讲师:周龙 1.poll和select 使用非阻塞I/O 的应用程序常常使用poll, select, 和epoll 系统调用. poll, select 和epoll 本质上有相同的功能 ......
武汉linux 嵌入式系统
EKK-LM3S8962板SPI问题求助!
第一次用这个板子,现在想读一个32位SPI通信的陀螺仪的值,由于板子上的SPI口被SD卡和OLED占用了,想用IO口来模拟SPI。 谁有例程工程文件啊,跪求!官方的例程似乎不怎么好用。。。:Cry:...
Vernon_Weng 微控制器 MCU
远程通信有哪几种方式?具体产品有用过哪些厂家的?
远程通信有哪几种方式?具体产品有用过哪些 ? 一.以太网通讯方式:以太网是当今现有局域网采用的最通用的通信协议标准。该标准定义了局域网中采用的电缆类型和信号处理方法。   连 ......
蓝先生 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 792  2162  1696  740  3  18  43  16  8  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved