电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MC914M000DGR

产品描述LVPECL Output Clock Oscillator, 914MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MC914M000DGR概述

LVPECL Output Clock Oscillator, 914MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MC914M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率914 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
zigbee 链接的问题
请问,终端加入一个协调器建立的网络后,有什么方法可以退出这个网络要求加入另一个网络?要区分这两个网络是使用的什么方式?是不是不在一个信道,网络才不同,还是协调器不同,网络就不同...
设计人生 无线连接
FPGA的VGA怎么显示字符
FPGA的VGA怎么显示字符...
金鱼588 FPGA/CPLD
【转载】android4.4 源码下载方法
android最新源码(4.4.2_r1版本以上)下载参考:http://source.android.com/source/downloading.html红色字体表示多项选择中,我所做的选择 安装curl工具$ sudo apt-get install curl git ......
gooogleman 嵌入式系统
FPGA设计系列视频教程(很详细~~)
fpga设计中顶层测试verilog模块(至芯科技fpga培训学院) http://www.tudou.com/v/7BrEfi3aVv0/&autoPlay=true/v.swf...
soso FPGA/CPLD
【CH579M-R1】+开发环境的构建与使用
热切期待中的开发板,终于乘着夕阳的霞光到来了!除了CH579M-R1开发板,还配有一条USB线,如图1所示。 498630 图1 开发板及配件 有了开发板,接下来重要的工作就是构建开发环境。C ......
jinglixixi 国产芯片交流
【BB大赛】第一辑——智能小车器件选型
用BBB来控制小车?看上去挺简单的,但做起来还是有点麻烦的。碰到的第一个问题就是如何为BBB增加眼睛----也就是我们说的摄像头。 无奈LINUX技术不精啊,还不能确定完全搞得定呢。于是相处了 ......
youki12345 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2300  627  1405  1084  992  19  12  40  53  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved