电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74FCT163374APVG8

产品描述SSOP-48, Reel
产品类别逻辑   
文件大小215KB,共8页
制造商IDT (Integrated Device Technology)
标准  
下载文档 详细参数 选型对比 全文预览

74FCT163374APVG8在线购买

供应商 器件名称 价格 最低购买 库存  
74FCT163374APVG8 - - 点击查看 点击购买

74FCT163374APVG8概述

SSOP-48, Reel

74FCT163374APVG8规格参数

参数名称属性值
Brand NameIntegrated Device Technology
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码SSOP
包装说明SSOP, SSOP48,.4
针数48
制造商包装代码PVG48
Reach Compliance Codecompliant
ECCN代码EAR99
Samacsys Confidence3
Samacsys StatusReleased
Samacsys PartID11320696
Samacsys Pin Count48
Samacsys Part CategoryIntegrated Circuit
Samacsys Package CategorySmall Outline Packages
Samacsys Footprint NamePVG48
Samacsys Released Date2020-02-15 16:52:35
Is SamacsysN
其他特性MAX O/P SKEW = 0.5NS; TYP VOLP = 0.3V
系列FCT
JESD-30 代码R-PDSO-G48
JESD-609代码e3
长度15.875 mm
负载电容(CL)50 pF
逻辑集成电路类型BUS DRIVER
最大I(ol)0.024 A
湿度敏感等级1
位数8
功能数量2
端口数量2
端子数量48
最高工作温度85 °C
最低工作温度-40 °C
输出特性3-STATE
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码SSOP
封装等效代码SSOP48,.4
封装形状RECTANGULAR
封装形式SMALL OUTLINE, SHRINK PITCH
包装方法TAPE AND REEL
峰值回流温度(摄氏度)260
电源3/3.3 V
Prop。Delay @ Nom-Sup6.5 ns
传播延迟(tpd)6.5 ns
认证状态Not Qualified
座面最大高度2.794 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)2.7 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Matte Tin (Sn) - annealed
端子形式GULL WING
端子节距0.635 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
触发器类型POSITIVE EDGE
宽度7.5 mm
Base Number Matches1

文档预览

下载PDF文档
IDT74FCT163374A/C
3.3V CMOS 16-BIT REGISTER (3-STATE)
INDUSTRIAL TEMPERATURE RANGE
3.3V CMOS 16-BIT
REGISTER (3-STATE)
IDT74FCT163374A/C
• 0.5 MICRON CMOS Technology
• Typical t
SK(o)
(Output Skew) < 250ps
• ESD > 2000V per MIL-STD-883, Method 3015; > 200V using
machine model (C = 200pF, R = 0)
• V
CC
= 3.3V ± 0.3V, Normal Range, or V
CC
= 2.7V to 3.6V, Extended
Range
• CMOS power levels (0.4μ W typ. static)
μ
• Rail-to-rail output swing for increased noise margin
• Low Ground Bounce (0.3V typ.)
• Inputs (except I/O) can be driven by 3.3V or 5V components
• Available in SSOP and TSSOP packages
FEATURES:
DESCRIPTION:
The FCT163374 16-bit edge-triggered D-type register is built using
advanced dual metal CMOS technology. These high-speed, low-power
registers are ideal for use as buffer registers for data synchronization and
storage. The Output Enable (xOE) and clock (xCLK) controls are organized
to operate each device as two 8-bit registers or one 16-bit register with
common clock. Flow-through organization of signal pins facilitates ease of
layout. All inputs are designed with hysteresis for improved noise margin.
The inputs of FCT163374 can be driven from either 3.3V or 5V devices.
This feature allows the use of these devices as translators in a mixed 3.3V/
5V supply system.
FUNCTIONAL BLOCK DIAGRAM
1
1
OE
1
CLK
1
D
1
48
24
2
OE
25
2
CLK
47
D
2
1
O
1
2
D
1
36
D
13
2
O
1
C
C
TO SEVEN OTHER CHANNELS
TO SEVEN OTHER CHANNELS
IDT and the IDT logo are registered trademarks of Integrated Device Technology, Inc.
INDUSTRIAL TEMPERATURE RANGE
1
©2018
Integrated Device Technology, Inc. All rights reserved. Product specifications subject to change without notice.
MAY 2018
DSC-2775/13

74FCT163374APVG8相似产品对比

74FCT163374APVG8 74FCT163374APAG8 74FCT163374APVG 74FCT163374CPVG8 74FCT163374CPAG8 74FCT163374CPAG
描述 SSOP-48, Reel TSSOP-48, Reel SSOP-48, Tube SSOP-48, Reel TSSOP-48, Reel TSSOP-48, Tube
Brand Name Integrated Device Technology Integrated Device Technology Integrated Device Technology Integrated Device Technology Integrated Device Technology Integrated Device Technology
是否无铅 不含铅 不含铅 不含铅 不含铅 不含铅 不含铅
是否Rohs认证 符合 符合 符合 符合 符合 符合
零件包装代码 SSOP TSSOP SSOP SSOP TSSOP TSSOP
包装说明 SSOP, SSOP48,.4 TSSOP, TSSOP48,.3,20 SSOP, SSOP48,.4 SSOP, SSOP48,.4 TSSOP, TSSOP48,.3,20 TSSOP, TSSOP48,.3,20
针数 48 48 48 48 48 48
制造商包装代码 PVG48 PAG48 PVG48 PVG48 PAG48 PAG48
Reach Compliance Code compliant compliant compliant compliant compliant compliant
ECCN代码 EAR99 EAR99 EAR99 EAR99 EAR99 EAR99
其他特性 MAX O/P SKEW = 0.5NS; TYP VOLP = 0.3V MAX O/P SKEW = 0.5NS; TYP VOLP = 0.3V MAX O/P SKEW = 0.5NS; TYP VOLP = 0.3V MAX O/P SKEW = 0.5NS; TYP VOLP = 0.3V MAX O/P SKEW = 0.5NS; TYP VOLP = 0.3V MAX O/P SKEW = 0.5NS; TYP VOLP = 0.3V
系列 FCT FCT FCT FCT FCT FCT
JESD-30 代码 R-PDSO-G48 R-PDSO-G48 R-PDSO-G48 R-PDSO-G48 R-PDSO-G48 R-PDSO-G48
JESD-609代码 e3 e3 e3 e3 e3 e3
长度 15.875 mm 12.5 mm 15.875 mm 15.875 mm 12.5 mm 12.5 mm
负载电容(CL) 50 pF 50 pF 50 pF 50 pF 50 pF 50 pF
逻辑集成电路类型 BUS DRIVER BUS DRIVER BUS DRIVER BUS DRIVER BUS DRIVER BUS DRIVER
最大I(ol) 0.024 A 0.024 A 0.024 A 0.024 A 0.024 A 0.024 A
湿度敏感等级 1 1 1 1 1 1
位数 8 8 8 8 8 8
功能数量 2 2 2 2 2 2
端口数量 2 2 2 2 2 2
端子数量 48 48 48 48 48 48
最高工作温度 85 °C 85 °C 85 °C 85 °C 85 °C 85 °C
最低工作温度 -40 °C -40 °C -40 °C -40 °C -40 °C -40 °C
输出特性 3-STATE 3-STATE 3-STATE 3-STATE 3-STATE 3-STATE
输出极性 TRUE TRUE TRUE TRUE TRUE TRUE
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 SSOP TSSOP SSOP SSOP TSSOP TSSOP
封装等效代码 SSOP48,.4 TSSOP48,.3,20 SSOP48,.4 SSOP48,.4 TSSOP48,.3,20 TSSOP48,.3,20
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE, SHRINK PITCH SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE, SHRINK PITCH SMALL OUTLINE, SHRINK PITCH SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
峰值回流温度(摄氏度) 260 260 260 260 260 260
电源 3/3.3 V 3/3.3 V 3/3.3 V 3/3.3 V 3/3.3 V 3/3.3 V
Prop。Delay @ Nom-Sup 6.5 ns 6.5 ns 6.5 ns 5.2 ns 5.2 ns 5.2 ns
传播延迟(tpd) 6.5 ns 6.5 ns 6.5 ns 5.2 ns 5.2 ns 5.2 ns
认证状态 Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified
座面最大高度 2.794 mm 1.2 mm 2.794 mm 2.794 mm 1.2 mm 1.2 mm
最大供电电压 (Vsup) 3.6 V 3.6 V 3.6 V 3.6 V 3.6 V 3.6 V
最小供电电压 (Vsup) 2.7 V 2.7 V 2.7 V 2.7 V 2.7 V 2.7 V
标称供电电压 (Vsup) 3.3 V 3.3 V 3.3 V 3.3 V 3.3 V 3.3 V
表面贴装 YES YES YES YES YES YES
技术 CMOS CMOS CMOS CMOS CMOS CMOS
温度等级 INDUSTRIAL INDUSTRIAL INDUSTRIAL INDUSTRIAL INDUSTRIAL INDUSTRIAL
端子面层 Matte Tin (Sn) - annealed Matte Tin (Sn) - annealed Matte Tin (Sn) - annealed Matte Tin (Sn) - annealed Matte Tin (Sn) - annealed Matte Tin (Sn) - annealed
端子形式 GULL WING GULL WING GULL WING GULL WING GULL WING GULL WING
端子节距 0.635 mm 0.5 mm 0.635 mm 0.635 mm 0.5 mm 0.5 mm
端子位置 DUAL DUAL DUAL DUAL DUAL DUAL
处于峰值回流温度下的最长时间 30 30 30 30 30 30
触发器类型 POSITIVE EDGE POSITIVE EDGE POSITIVE EDGE POSITIVE EDGE POSITIVE EDGE POSITIVE EDGE
宽度 7.5 mm 6.1 mm 7.5 mm 7.5 mm 6.1 mm 6.1 mm
厂商名称 IDT (Integrated Device Technology) IDT (Integrated Device Technology) - IDT (Integrated Device Technology) IDT (Integrated Device Technology) IDT (Integrated Device Technology)
包装方法 TAPE AND REEL TAPE AND REEL - TAPE AND REEL TAPE AND REEL -
Samacsys Description - TSSOP 6.1 MM 0.5MM PITCH - SSOP 300 MIL TSSOP 6.1 MM 0.5MM PITCH TSSOP 6.1 MM 0.5MM PITCH
奉上 胡树豪老先生的《实用射频技术》
37910 第1章 传输线的基本知识 (1) 1.1 传输线基本公式 (1) 1.2 史密斯圆图 (5) 1.3 l /4线的应用 (8) 1.4 杂项 (11) 第2章 同轴线实用知识 (15) 2.1 同轴线缆 (15) 2. ......
小瑞 无线连接
PCB设计:四层PCB板绘制流程
1、绘制电路原理图和生成网络表。 其中绘制原理图的过程涉及到元件的绘制和封装的绘制,掌握这两种绘制原理图基本不成问题了。对于错误和警告的排除,一般的问题要能解决。复杂的原理图可 ......
ohahaha PCB设计
飞龙教程------51单片机=====按键(独立按键/矩阵键盘)
飞龙教程------51单片机=====按键(独立按键/矩阵键盘) 电子工程师之家 单片机学习网 http://www.eehome.cn/ 新势力电子单片机 http://www.xinshili.net/ BY: 飞龙 QQ: 908 ......
kevinyao 嵌入式系统
基于事件驱动的嵌入式系统设计,有谁了解的请进!广发言路!呵呵
各位前辈,有谁知道这个题目的该怎么做,“基于事件驱动的嵌入式系统设计”,我想了很长时间了,关于什么是事件驱动机制我是清楚了,就是现在不知道从何入手? 请大家发表一下看法。呵呵,谢谢...
zx0083q 嵌入式系统
便宜出售几块闲置的板子
本帖最后由 fjjjnk1234 于 2017-2-7 22:16 编辑 工作之后,感觉实在没有精力各种板子各种玩了,渐渐学会专注,板子闲置着也浪费,便宜出售,板子大都是买的。(都可以使用E金币支付) 1.STM ......
fjjjnk1234 淘e淘
如何搭建vs2005下ce5.0模拟器开发环境
在vs下安装了STANDARD_SDK.msi,但编译能通过,运行出现“部署错误”对话框,然后错误信息: 1>------ 已启动部署: 项目: EvalCE, 配置: Debug STANDARDSDK_500 (ARMV4I) ------ 1>设备未准 ......
atkartech339 嵌入式系统

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1846  2415  1767  852  592  38  49  36  18  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved