电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530VB114M000DGR

产品描述CMOS Output Clock Oscillator, 114MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530VB114M000DGR概述

CMOS Output Clock Oscillator, 114MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530VB114M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率114 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
sop元件PCB封装资料图
sop元件PCB封装资料图 --EDN电子设计技术...
wangwei20060608 单片机
CCSv5编译优化选项问题
1. 1.我在用CCSv5 调试优化AVS编码器,CCSv5 编译优化选项编译都可以通过,但调试的时候只有-o1可以通过,其它选项调试不通过,提示熵编码代码中有错误。 2.无任何优化条件下,CCS编出来 ......
strikedragon DSP 与 ARM 处理器
指向GPIO的指针
前不久写一个键盘处理的模块,要对多个GPIO的输入做相同的处理,于是在模块内定义了个指针Uint16* key,初始化的时候再赋个值key = &(GpioDataRegs. ... .bit.GPIOXX),但是编译器毫不留情地报 ......
qunge12345 微控制器 MCU
IR小型高性能高压IC可简化HID镇流器设计
 国际整流器公司推出IRS2453D系列600V自激式全桥驱动器集成电路IC。该系列适用于一般照明、室外照明及投影机等HID镇流器应用。     新器件采用IR专有的高压集成电路(HVIC)技术,集成了两 ......
fighting FPGA/CPLD
初学嵌入式的痛苦的小弟有话要问
各位前辈们,我是大一广东二A计算机专业的学生,学完C语言,听网上说嵌入式怎么怎么好,怎么怎么有前景,你们的实际感受怎样呢? 学的步骤是怎样的? 计算机专业的学生学这怎样啊? 说是工资 ......
csfcsf 嵌入式系统
74hc74
18483...
15075032 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2274  95  1785  1681  1100  41  32  43  17  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved