电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NB1262M00DGR

产品描述LVDS Output Clock Oscillator, 1262MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531NB1262M00DGR概述

LVDS Output Clock Oscillator, 1262MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NB1262M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1262 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
产生VGA信号
大侠帮忙…………图像信息如何转变成VGA信号,需要什么芯片或是什么电路实现此功能? 比方说把一张图片存到存储卡里,想要把卡里的图片直接转换成VGA信号,然后由投影仪输出(不经过电脑)。...
gaomin2020520 模拟电子
一种实现宽频带功分器的新方法
摘 要: 通过运用连续渐变线代替多节阻抗变换器,实现了一种改进的宽频带功分器的设计与实现的形式和方法;功分器的设计利用平行耦合带状线,结合渐变线耦合形式,给出了宽频带等功率分配器的设计电 ......
JasonYoo 模拟电子
零欧姆电阻介绍,新手可以看一下
零欧姆电阻是一种几乎没有电阻的电阻器,它的电阻接近0欧姆。 零欧姆电阻可以是绕线电阻,也可以是表面贴电阻。对于表面贴装电阻,它上面将用“0”或“000”标记,表明它是一个零欧姆电阻器 ......
alan000345 电源技术
51单片机复位电路求助
各位大神,帮忙看一下这个51单片机的复位电路,是通过磁场检测的钢管来复位的,但是我很奇怪的是为什么接的是电容C6和C1,电容不是隔直通交的吗?是怎么做到复位的? 237567 ...
yejunjie176 模拟电子
卢二都
麻烦大家给我提供高频放大器UA733的一些相关资料。谢谢...
卢二都 单片机
FPGA+PCI9054数据采集卡
买了一块FPGA+pci9054数据采集卡,在PC上采集AD数据,VC++6.0环境下的控制台程序,当我在VC++6.0中的主程序中加入一个循环希望多次实现数据的多次采集,测试了一次循环的时间,大概100ms,这个 ......
zxm1943918841 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 391  1561  2409  729  1432  43  2  26  22  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved