电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AC1336M00DG

产品描述LVPECL Output Clock Oscillator, 1336MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AC1336M00DG概述

LVPECL Output Clock Oscillator, 1336MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AC1336M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1336 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
wince5.0下开发播放视频
mpeg4或者divx,或者其他格式。 简洁的实现播放,有什么思路? directx?...
yanxinghua 嵌入式系统
提问+过采样提高MSP430 AD的分辨率
如题.....有没有这样子的参考程序呢?比如利用5系的12位AD通过提高采样频率到16位的分辨率,在一定时间内多次采样求均值,来提高信噪比从而提高分辨率的程序呢?另外这样增加430的功耗来获取高 ......
huixianfxt 微控制器 MCU
关于电子产品的功能测试
1、应用范围:原则上来讲,任何电子产品在应用之前都会经过测试,所以无论是电子成品或独立电子模块部件,还是PCBA半成品都涉及到测试方面的工作; 2、测试基本上包括电路测试、工艺测试和功能 ......
cloudy313 无线连接
CMOS组合电路 pdf课件
CMOS组合电路 pdf课件,从网上下到的 大家分享一下 主要分析cmos组合电路和上,下拉网络等...
呱呱 单片机
VHDL中如何将两个模块中的inout互联?
紧急求助: VHDL中如何将两个模块中的inout互联???? 正在做一个接收I2C模块,为了验证,想写一个发送模块进行验证, 但是如何将两个inout互联,搞了半天也搞不明白, 十分着急,做过的 ......
qd0090 FPGA/CPLD
急急急!!!求推荐带16位AD的ARM型号!!!
近期老师让做一个项目,需要用到一个带16位AD DA采集速度为8k的arm单片机!求大神们推荐下型号啊!!!万分感谢!!!...
万手11 ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2253  1450  1083  1508  2240  44  14  24  41  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved