电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QC374M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 374MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530QC374M000DGR概述

CMOS/TTL Output Clock Oscillator, 374MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QC374M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率374 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
UART扩展方案介绍-POS机中的应用
8811 欢迎浏览附件,如有需要可与我联系: jason 0755-83045998 fyc_bxf@126.com...
白雪纷飞 无线连接
帮忙给一个建议或者思路
毕业设计结束了。 导师给了一个新的任务,给了我一块xilinx xupv2p 开发板。叫我自己琢磨一下。 首先安排给了我两个任务: 第一个:熟悉xilinx virtex系列芯片,做一个比较,下周通过讲解方 ......
zqzq501311 FPGA/CPLD
尋找會用 Lattice CSI的人
請與我聯絡...
hsiao920 FPGA/CPLD
GPRS 拨号总是报 718 错误是怎么回事
我用的是 索爱GC79 GPRS/GSM 模块 用此GPRS模块自带的软件进行拨号是可以的 先进超级终端设置如下: at+cgdcont=1,"IP","CMNET" at+cgclass="B" at+cfun=1 at+cgact=1,1 查看状态: at+c ......
烽火寒轩 嵌入式系统
在写博客的时候突然按到了翻页键,你会怎么办?【开发板之家】
好不容易想写点东西,快写完的时候想按下SHIFT结果按到了上一页的那个键。。。用过笔记本的应该晓得:faint: 于是我的本子上,再也没有翻页键了。:surrender: ...
gaga8310195 聊聊、笑笑、闹闹
SensorTile嵌入式系统简介_课程
本月5日,意法半导体宣布向包括学生,制造商,工程师和计算机科学家在内的所有人员介绍“基于SensorTile的嵌入式系统简介”课程。该课程由加利福尼亚大学洛杉矶分校(UCLA)威廉·凯撒教授开发 ......
朵拉A萌 MEMS传感器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2363  2679  322  531  2244  48  54  7  11  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved