电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA87M0000DGR

产品描述LVPECL Output Clock Oscillator, 87MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MA87M0000DGR概述

LVPECL Output Clock Oscillator, 87MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA87M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率87 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
大侠们来看看,小问题
我使用的是sqlce 3.5。 我直接把sqlce.wce5.armv4i.CAB安装到模拟器下,但是在创建数据库时,运行到下面这行代码时出了问题。 hr = CoCreateInstance(CLSID_SQLSERVERCE_3_5, 0, CLSC ......
hongliang 嵌入式系统
路设计漫谈之11:物联网大跃进
曾几何时,随着温总2009的无锡之行,一个陌生的名词响彻大江南北:物联网。于是中国移动,中国科学院,若干高等院校纷纷进驻无锡,“中国物联网研究院”,物联网开发中心,甚至物联网系专业纷纷 ......
linda_xia 模拟电子
LWIP静态IP配置问题
本帖最后由 yanhy 于 2015-4-26 16:42 编辑 修改前:lwIPInit(g_ui32SysClock, pui8MACArray, 0, 0, 0, IPADDR_USE_DHCP); 动态IP可以正常运行, 改为后:lwIPInit(g_ui32SysClock, pu ......
yanhy 微控制器 MCU
GPRS拨号后IE上不了网
CE6下,这个工程原来是用在AT9261上的,后来换了一下BSP就用在AT9263上了,工程本身没加减任何组件,只是更改了BSP。 现在的问题是,用这个工程编出来的镜像用在AT9261的板子上能正常通过GPR ......
wfdx022 嵌入式系统
21天定律
大概每个人都有被振奋的时刻,或许被一篇文章,一本书,一句话,一个情景,甚至一场挫折之后的反思所振奋。但这种振奋是否造成自己人生的改变往往成为平庸和伟大之间的分水岭。平庸的人会振奋之 ......
John_sea 聊聊、笑笑、闹闹
高云FPGA报suitable range is from 400MHz to 1200MHz错误
高云官方例程在将GW2A修改为GW1N后因为重新设置了相应的IP所以编译报下边的错误: ERROR(EX0311):InvalidVCOfrequency"(FCLKIN*(FBDIV_SEL+1)*ODIV_SEL)/(IDIV_SEL+1)"toinstance"rpll ......
littleshrimp 国产芯片交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2190  1761  1927  563  1771  48  19  59  40  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved