电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DA541M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 541MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531DA541M000DGR概述

CMOS/TTL Output Clock Oscillator, 541MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DA541M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率541 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
各位高手,Verilog的测试模块与处理模块怎么进行反馈相连~~
各位高手,帮忙看看我的Verilog的顶层模块各位大侠,我是Verilog的一位新手,就是想简单的进行串并转换,想编写一个测试模块,然后在处理模块转换完数据之后,给测试模块一个反馈信号,测试模块 ......
leizikobe FPGA/CPLD
dsp的精品课件!
pdf版本的,主要以2407的板子为主,考虑到28X的都可以兼容,一个系列的,可以兼容! https://bbs.eeworld.com.cn/thread-77140-1-2.html 更多的好东西都在这个里面藏着呢! O(∩_∩)O哈哈哈~...
gaoxiao 微控制器 MCU
工程师——中国最可悲的职业(转载)
工程师=扫地的×2。这个等号划起来比较沉重。常来逛网的兄弟姐妹多半是比老夫小的年轻人,按说老夫不该写这篇文章,老夫也本不想写这篇文章来扫兴,但老夫最终还是写了这篇文章,为什么?郁闷呐 ......
mati1111 嵌入式系统
SMT中的焊膏印刷实用技术
  一、焊膏的成份和特性  焊膏主要有金属粉末、助焊剂、溶剂和胶凝剂或悬浮剂等均匀混合组成。根据用途的不同,金属粉末通常由锡、铅、铟、银、金等两种或两种以上金属组成的混合物,金属粉 ......
smtsmt10 PCB设计
51汇编伪指令一共有多少?
哪位大侠能提供下其全集? 我在ASM-51宏汇编使用手册中看到下面的东东,它们是伪指令还是ASM-51宏汇编所特有的某种东东?为什么我没见到有人用过(比如可以代替“EQU”的“=”不是很方便么,怎 ......
shswinner 嵌入式系统
工控机采集卡资料
工控机采集卡资料...
hscims 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 99  912  989  202  1297  45  40  17  33  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved