电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RC1083M00DGR

产品描述LVPECL Output Clock Oscillator, 1083MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RC1083M00DGR概述

LVPECL Output Clock Oscillator, 1083MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RC1083M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1083 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
转帖:上班族的人生哲学
1、擦去玻璃上的污迹或为同事打来一壶热水,这些微不足道的小事是你要养成并不断强化的良好习惯。对于你的工作而言,这是一笔平稳可信的资本。 2、面对别人的轻视和怠慢,我们不应回避和退 ......
向农 工作这点儿事
我的仿真器因为IAR升级不能用了,怎么办?
我升级了一下IAR,再连仿真器的时候提示仿真器还是什么的也要update,可更新完之后再也连不上电路板了:Cry:    我一新手又不敢拆开来看,问问各位还能修好不? 里边也是个单片机啊, ......
mzk1021 微控制器 MCU
利用MSP430F149对光电码盘进行计数
求助该电路图和软件设计程序...
luhao19920818 微控制器 MCU
f28377S具体使用方法 下载的软件 软件使用教程
要用f28377s 做毕设 请问各位有没有很详细的软件下载说明和软件使用教程 看你们说的都好厉害的样子 各位帮帮忙 谢谢啦:loveliness: ...
feiyan 微控制器 MCU
能推荐一个触摸屏吗
配DM642的 可以显示视频的或图像的...
maxcio DSP 与 ARM 处理器
CC2430基础实验 外部中断
前辈您好:我在进行CC2430基础实验 外部中断时 怎么调试也没有达到我要的结果。我是实验思路是 D31~D34交替闪烁,当P0_6接地时也就是下降沿时 执行中断 让D35闪烁!我的程序如下(麻烦您给指正一 ......
studyimon 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1760  719  331  1690  2478  15  34  46  18  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved