电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SB808M000DG

产品描述LVDS Output Clock Oscillator, 808MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SB808M000DG概述

LVDS Output Clock Oscillator, 808MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SB808M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率808 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
Xilinx Spartan-6 LX9
...
zmaozhao FPGA/CPLD
S7200 程序保持时间
程序理论上永远保持。 S7-200系统提供了EEPROM:非易失的电可擦除存储器,保存数据不需要供电,并且可以改写其内容。用户程序也永久保存在程序EEPROM区中。...
eeleader 工业自动化与控制
进来算算你男朋友的价格,超过3500以上就赶紧嫁了吧!(男生注意咯)
计算男生价格的方法,超过3500的就赶紧嫁了吧底价都是1000元 身高超过170cm,每过1cm+100元 身高低于170cm,每低1cm-100元 会跳舞的+100 会唱歌的+100 体重超过140斤的,每超过10斤-100元 ......
zhandetian 聊聊、笑笑、闹闹
MicroPython如何调试运行??
版上各位大神,有如下两个问题请教。先行谢过! 我的开发板是pyb,通过连接usb口是很容易的借助putty运行命令进行试验的,但是问题来了: 1、PyBoard上通过usb虚拟出的一个com3(我的机器上认 ......
shenshen927 MicroPython开源版块
555定时器怎么产生可调频率的锯齿波
我画的电路图频率一直不稳定,一直在增长,需要很长时间才能基本稳定,我要怎么才能让他快点稳定,怎么加才能实现调频~ ...
lanlanlan苏 模拟电子
【玩转C2000 Launchpad】菜鸟LESSON6-定时器中断
定时器中断的学习参考的是2812的书籍,想来大概是一样的。 1-CPU定时器寄存器TIMER0T1M CPU定时器0计数器寄存器低位TIMER0T1MH CPU定时器0计数器寄存器高位TIMER0PRD CPU定 ......
常见泽1 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1807  1153  1246  314  434  6  27  52  11  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved