电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530HB24M0000DGR

产品描述CMOS/TTL Output Clock Oscillator, 24MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530HB24M0000DGR概述

CMOS/TTL Output Clock Oscillator, 24MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530HB24M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率24 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
24位二进制数据十进制显示,c51汇编,求助
如题目所示,哪位老大能给予帮助,多谢了...
yzldhg 嵌入式系统
奇怪的问题
写了一个用到定时器中断的程序,单步调试的时候没有问题,中断函数执行完后正确回到了主函数跳进中断的语句处,可是全速运行的话,每次运行完中断函数都会回到主函数开始处,即从头开始执行。请 ......
chen502 微控制器 MCU
有用过Ad565的朋友吗?
小弟我最近需要用到高速的DA转换,去电子市场买了几片Ad565AJD(24脚直插)的片子,搭了简单的电路,发现根本不工作。 因为资料里显示AD565自带一个10V的参考电源,所以想请问一下有用过的朋友 ......
perternatural 模拟电子
汽车布置CAD设计中数字化三位人体模型的应用2
4 按SAE 标准进行汽车内部布置时涉及到的人体工程学内容 在进行汽车内部布置时,SAE 中有如下用于驾驶员和乘员的人体工程学研究和设计的相关标准。 5 应用数字化三维人体模型进行汽车 ......
frozenviolet 汽车电子
蚊子问题有没有解决的办法?
讨厌呐,总是有蚊子 这个蚊子到底是通过不严密的窗户缝隙进来的还是仅仅是打开门的时候进来的?谁知道有没有个定论呀? 如果仅仅是开门的时候进来的,有没有办法设计个东东能够防止?...
wangfuchong 聊聊、笑笑、闹闹
ROM例化问题
大神们,可以指导下菜鸟,怎么在顶层文件里例化ROM呢?...
zhenpeng25 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1167  1603  311  1205  2817  21  24  43  10  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved