电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WA879M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 879MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530WA879M000DGR概述

CMOS/TTL Output Clock Oscillator, 879MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WA879M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率879 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
AMS智能传感组件向手势识别的机器感知时代Say Hi
随着智能设备对小型化以及更多功能的需求日益增加,器件的集成化特征越来越显著。对于传感器也是如此,不同功能的传感器互相融合,正在跨越新的发展时代。在这一过程中,融合的智能传感器以其智 ......
azhiking 综合技术交流
严密配合
两个工人安装灯泡。一个踩在另一个人的肩膀上。过了老半天,下面的人也不见上面有什么动静,就问上面的人:“喂,装好了吗?”上面的人说;“你不知道这是螺丝口的灯泡吗?你不转动我怎么能装的上 ......
xzhy 聊聊、笑笑、闹闹
使用 Micropython 的 RaspberryPi Pico To-Do 板
使用 Micropython 的 RaspberryPi Pico To-Do 板 640570 https://hautzenberger.at/posts/blog/2022-08-21_raspberrypi_pico_do_machine/ ...
dcexpert MicroPython开源版块
请问CE 6.0下RDP6.0S如何取消双认证
CE6。0使用的RDP6。0,连接远程桌面的时候它存在两次认证的问题,请问大家有没有好的方法可以做到象RDP5。5那样只要一次认证的方法。 ...
hjy109 嵌入式系统
CCS v5程序编译出错!新手,请高手帮帮忙
刚刚安装的CCS v5,但是在编译程序时出错,很郁闷啊,不知道是什么问题,都两天啦!大家帮忙看看是什么问题吧,嘿嘿,先谢啦 错误提示: #10010 errors encountered during linking; "test2. ......
sesame 微控制器 MCU
大家都来秀秀桌面吧
...
huo_hu 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2108  2673  1837  2295  159  26  43  19  24  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved