电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FB100M000BGR

产品描述LVDS Output Clock Oscillator, 100MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FB100M000BGR概述

LVDS Output Clock Oscillator, 100MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FB100M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率100 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
【基于B-G431B-ESC1电机开发应用】1.开发板介绍
经过论坛管管(@nmg)的推荐和申请,基于STM32G431的开发板今天到手了,在这里非常感谢管管的帮忙。 接下来我们就先睹为快了。 1.开发板特点 B-G431B-ESC1探索套件主要基于STM32G4 ......
annysky2012 电机控制
变压器几乎在所有的电子产品中都要用到,变压器的基本原理
  变压器几乎在所有的电子产品中都要用到,它原理简单但根据不同的使用场合(不同的用途)变压器的绕制工艺会有所不同的要求。变压器的功能主要有:电压变换;阻抗变换;隔离;稳压(磁饱和变 ......
zdr 能源基础设施
STM32 DMA的问题
我看于振南的书《嵌入式系统FAT32文件系统设计与实现----基于振南znFAT》下册 第12章: 性能提升,底层限制:高性能SD卡物理驱动。 12.3 高性能SD卡驱动的实现: 本来程序使用硬 ......
chenbingjy stm32/stm8
动手不如动脑
本帖最后由 damiaa 于 2021-5-25 09:20 编辑 动手不如动脑 小明是个理工男,还是个毛毛躁躁的理工男。 经常性的关门上班忘了关空调。回来就心疼一番。决心 ......
damiaa 聊聊、笑笑、闹闹
基于MATLAB的有源滤波器研究
中心议题: 以三相电路瞬时无功功率理论为基础,建立有源滤波器模型应用MATLAB对其在某煤矿主提升机谐波治理方面的应用进行仿真验证 解决方案: 采用有源滤波器,可根据每个设备负载无功的变 ......
DSP16 DSP 与 ARM 处理器
ARM中除法要如何实现?
请问在ARM汇编中除法要如何实现?例如:求一组数的平均值?要怎么实现?...
qingyin ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 415  12  327  371  139  45  44  23  26  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved