电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA1083M00BGR

产品描述LVPECL Output Clock Oscillator, 1083MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MA1083M00BGR概述

LVPECL Output Clock Oscillator, 1083MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA1083M00BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1083 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
在wince上实现画图板的功能实现
请教各位大侠: 想实现画线功能,捕获 WM_MOUSEMOVE ,WM_LBUTTONDOWN 就可以拉,还是应该去实现驱动里发送的消息。。 ...
ppz2005 嵌入式系统
求DSP与ARM9(WINCE)串口通信的源代码(C++)、、、急用..谢谢啊。。。。
最近加入一个项目,需要DSP与ARM9的串口通信,可是本人实在是刚接触这嵌入式这块,不懂得该怎么办,又因为急着用,所以向各位大大求救。。谢谢啊。。我的邮箱是812786455@qq.com。。。。万分感 ......
wxchen2008 嵌入式系统
【藏书阁】晶体管电路设计
37723 目录: 第一章 概述  学习晶体管电路或FET电路的必要性  晶体管和FET的工作原理  晶体管和FET的近况 第二章 放大电路的工作  观察放大电路的波形  放大电路的设计  ......
wzt 模拟电子
哪位大侠能提供用GNU工具链开发Cortex-m3的启动代码???
各位大侠好啊,我的环境如下: 开发环境:Sourcery g++ Lite Edition ( 不是Personal Edition和Professional Edition ) 硬件环境:STM3210E-EVAL评估板 我刚接触cortex-m3不久,手头现有的 ......
jennifershi 嵌入式系统
JHL HOOD 1969 小甲类功放板
美国人JHL在1969年设计的这款推挽输出晶体管功放HOOD1969,经久不衰,虽然只有区区甲类10W的输出,但是听感音量可以媲美家用的50W功放.高频细腻,延伸很好,中频厚实,低频饱满,用来听人声铉乐 ......
灞波儿奔 模拟与混合信号
H.264官方中文版
没钱了,卖点东西...
xingjinpeng Linux开发

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 273  2430  391  361  2310  1  59  37  53  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved