电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SA234M000DG

产品描述LVDS Output Clock Oscillator, 234MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SA234M000DG概述

LVDS Output Clock Oscillator, 234MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SA234M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率234 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
交换了一块Embest SoC板卡
和zhaoyongke同学交换了一下板卡,目前Embest的Lark board已经到手了。红板子看起来就漂亮! 187366 同时zhaoyongke也是个爱总结的孩子,非常赞,还有使用心得,一并上传了。感谢zhao ......
chenzhufly FPGA/CPLD
关于STC89C52和AT89S52的不同
刚编写了一个收音机程序,烧录STC可以使用,但是烧录AT后没法正常工作,这是什么原因。下面是写的程序(分模块写的)/****************************************************************** * ......
小杜在此 51单片机
求助
80140 如图所示,请问一下DEVICE INPUT SIGNAL 和 MODULE INPUT SIGNAL 有什么区别...
zzbaizhi 微控制器 MCU
usb装置管理
想询问,有没有人看过相关usb装置管理for linux or Max os的产品。像是可以控制和监控USB和周边设备端口、能对usb设定白名单,或是阻止设备使用,或可以远程授予USB访问权限...等 由于windows ......
elaineYing TI技术论坛
做个小调查,BLE低功耗蓝牙现在过劲没,还有做这方面的朋友没?
感觉BLE流行过一小儿,现在貌似有点消停了,不知道再研究这方面会不会有前途,现在论坛里还有在做蓝牙方面开发的朋友吗? ...
littleshrimp 无线连接
PCB制作工艺流程
双面锡板/沉金板制作流程: 开料------钻孔-----沉铜----线路---图电----蚀刻-----阻焊---字符----喷锡(或者是沉金)-锣边—v割(有些板不需要)-----飞测----真空包装 双面镀金板制作流程: 开 ......
xyxjlc PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2582  2909  2215  445  2540  38  6  20  15  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved