电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA905M000BG

产品描述LVPECL Output Clock Oscillator, 905MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MA905M000BG概述

LVPECL Output Clock Oscillator, 905MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA905M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率905 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
请问WinCE下编写ActiveX并在IE中显示MAC地址的方法
在WinCE下用C++编写ActiveX控件,这个控件的功能是显示MAC地址;并最终在IE中调用这个控件,来显示MAC地址。 谢谢。 ...
fjz0000 嵌入式系统
单片机串行接口技术研究
单片机串行接口技术研究...
toby 单片机
ALTERA与XILINX的处理器解决方案孰优孰劣?
ALTERA公司在其FPGA上嵌入了NIOS2软核,可定制可剪裁; XILINX公司则是在FPGA上嵌入POWER PC硬核处理器. 我想请教下各位,两大公司的中低端FPGA芯片的性能孰优孰劣? 他们的应用领域有那些区别,在 ......
23715317 嵌入式系统
秀一下刚收到的“RIGOL DS1054Z 数字示波器”
年末竞价最后一期——RIGOL DS1054Z 数字示波器 229508 229509 229510 四通道示波器。:Laugh::Laugh::Laugh:终于给自己置了个高大上的宝贝。 话说怎么能搞到免费示波器,多发帖子 ......
ltbytyn 综合技术交流
USB转TTL后的问题
最近用ch341a做了一个USB转TTL的板子,有个问题一直很疑惑,STC的单片机可以用MAX232做一个串口通信电路就可以下程序,用到USB转串口线后,也只有2,3,5有用,根本就没有电脑的15V电平,既然那样 ......
泰戈尔 51单片机
关于DSP算法的问题
各位前辈好,我是学习DSP的新手,我在学习过程中,老师同学一直强烈推荐我好好学习DSP算法。但是我不知道DSP算法具体指什么算法?我应该怎么学习哪些东西呢?该怎么学习呢?希望有前辈能够指导 ......
大风110 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 503  801  423  1149  2276  21  45  7  49  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved