电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QA1312M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1312MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531QA1312M00DGR概述

CMOS/TTL Output Clock Oscillator, 1312MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QA1312M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1312 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求教100MHz峰值保持电路
各位大侠,现在需要检测保持一个几十ns的脉冲峰值,峰值大概在10mV左右(如果太小可以增大到几百mV),如下图所示。 目前看了使用比较器的高速峰值保持电路,请问使用该电路能达到10ns的峰 ......
蟋蟀sean 模拟电子
MSP430F5438 FATS 模拟spi读写SD
135037 稍微修改下就可以在430全系列上使用了...
qin552011373 单片机
斑竹请帮帮我
对于单片机端口: P1&=0xf0;P2 |=0x01 以上代码是对端口的定义P1中P1.0~1.7 11110001 我想问为什么要用两句语句来定义 而不能用P1 &=0xf1 同样为 11110001 答案是一样的 我已经实验过了 不可 ......
popstar 单片机
【是德科技感恩月征文】简说对是德的认识
是德科技这个名字认识还不久,但是安捷伦认识很久了。刚听到是德科技的时候就赶紧去查了它,原来已经和安捷伦是一家了。是德科技公司源于美国惠普公司,是惠普公司电子测量集团1999年经重组成 ......
anger0925 测试/测量
关于烧写SST Flash 的Jatg工具?
问一下,有什么工具能烧写SST Flash ,通过并口(Jtag)将程序烧写进SST Flash 我用的是NEC的Cpu(MIPS架构)。针对NEC这个Cpu的下载工具. 谢谢!...
zhangsf 嵌入式系统
【工程源码】基于FPGA的OV5640数据流接收和应用基本逻辑设计
本文和设计代码由FPGA爱好者小梅哥编写,未经作者许可,本文仅允许网络论坛复制转载,且转载时请标明原作者。 OV5640提供了一个DVP接口用来输出采集到的图像数据流,本文提供了一个将DVP ......
小梅哥 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1835  2248  2701  21  2798  35  20  31  3  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved