电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EB578M000BGR

产品描述LVPECL Output Clock Oscillator, 578MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EB578M000BGR概述

LVPECL Output Clock Oscillator, 578MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EB578M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率578 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
CT工作站不能采集图像的故障维修
故障现象:CT工作站不能采集到图像。 故障分析:因为操作人员操作不当从而导致工作站程序丢失。 维修过程:对CT机进行重装工作站,进行初始化以后,机器可以采集到图像,CT机恢复正常工作 ......
john_wang 医疗电子
vxworks的例程 能原封不动的写进书里吗?
出版社 约稿 我使用的例子程序能vxworks的例程 能原封不动的写进书里吗? 略有改动行吗? 那位写过书 给说说 ...
bsfbaby713 实时操作系统RTOS
ADI 全新中文资料(2019年11月)
大家心心念念的11月的 ADI 中文资料来啦,数据手册、系统解决方案、视频、模拟对话……全部“打尽”! 点击>>【获取资料】 资料目录: ADI系统方案 ......
EEWORLD社区 ADI 工业技术
NRF24l01+用RFX2401功率增强方案无法接收
本帖最后由 曾经in 于 2016-5-21 19:45 编辑 网上找了个图增强NRF24l01+的功率,实测可以发送但是无法接受(ps,同样程序在无功率增强的硬件是可以收发),而且原理图不太理解网上有说C9、L4 ......
曾经in 无线连接
自己对大学4年,研究生2年得总结
呵呵,确实有点兴奋,看到学校很多同学在学校找到了他们满意大工作,自己也曾经失落过,不知道自己到底失败在哪里。 以前还老想,早知道这么多单位都需要笔试,还不如不做项目,天天做题目去 ......
呱呱 机器人开发
跪求天力公司LT-Easy51型51单片机开发板原理图啊???我想自己动手制作一个
有哪位大哥大姐有天力公司LT-Easy51型51单片机开发板原理图啊???我想自己动手制作一个,希望大家帮忙啊。。。我的邮箱zywang5180@qq.com 谢谢了!!!!...
kevin5180 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1094  1725  1901  889  1983  25  55  32  4  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved