电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA755M000BG

产品描述LVPECL Output Clock Oscillator, 755MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EA755M000BG概述

LVPECL Output Clock Oscillator, 755MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA755M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率755 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
速问3V逻辑接口可以给3.3V逻辑信号吗?
ADC 数字接口兼容1.8V/2.5V/3V/5V,可是单片机是3.3V数字信号输出。 以前没注意,ADC的VIO和数字信号线都直接给3.3V,也没怎么着,这样会出什么问题吗?谢谢!...
jelly_bessie 模拟电子
无线安全学习笔记
安全笔记: 1.无线安全需要考虑的范围: 1)app在设备上的数据安全; 2)app与server在交互过程中的数据安全; 3)app在越狱用户手机上的安全; 4)server的安全:越权操作检查,csrf(请求 ......
Jacktang 机器人开发
跪求 高压差 微功率电源解决方案
输入30-300V 输出12V/10mA 要求电路规模要小 额外功耗要少(电阻稳压管不行) 跪求啊 大哥们 ...
zf55029970 电源技术
功能图的基本结构
→『功能表图的基本结构』 (1)单序列 单序列由一系列相继激活的步组成,每一步的后面仅接有一个转换,每一个转换的后面只有一个步,如图5-22a所示。 http://www.dqjsw.com.cn/uploads/allim ......
eeleader 工业自动化与控制
独家暴力拆解 主动降噪项戴式语音智能耳机
“京鱼座”——京东旗下的品牌,于今年上半年发布了此款颈带式蓝牙耳机。近两年蓝牙耳机市场发展迅猛,产品众多竞争激烈,那么京东的这款U-Life N1有哪些方面的独特优势呢 ......
EEWORLD社区 消费电子
zigbee的main函数结构问题
本帖最后由 王德超 于 2015-4-21 22:23 编辑 请问各位大神,下列代码为什么要先关闭中断,最后又要开启中断,急求,初学zigbee,望解释稍微详细些,非常感谢! int main( void ) { osal_i ......
王德超 TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 366  1159  1040  1530  167  43  7  37  15  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved