电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NA223M000DGR

产品描述LVDS Output Clock Oscillator, 223MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531NA223M000DGR概述

LVDS Output Clock Oscillator, 223MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NA223M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率223 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【看图说话】一节课了解CPU是如何工作的--EEWORLD大学堂
一节课了解CPU是如何工作的:https://training.eeworld.com.cn/course/2195深入到电脑内部,揭示CPU是如何工作的,包括控制单位、ALU、寄存器等。 学习不再那么枯燥,连贯性很强的解说,配上易 ......
chenyy 单片机
VB6.0编写的色环电阻阻值速查程序
本帖最后由 jameswangsynnex 于 2015-3-3 20:00 编辑 ...
lorant 消费电子
关于视频课程的登录
不知道是不是问题,所以不知道该不该发在这里,否则不知道该发在哪里? 填写用户名和密码登录后(以前注册过)好像还要填写一个表格,那个好像还需要写个密码,不知道这个密码是干什么的?而 ......
wangfuchong 为我们提建议&公告
一个高级电源工程师的应聘简历.
一个高级电源工程师的应聘简历.asp...
fighting 电源技术
【今晚8点直播】老坛友点赞的国产芯,看先楫800MHz RISC-V高性能MCU玩转四个电机
近期,老坛友点赞的国产芯(>>点此查看测评),先楫800MHz RISC-V MCU——HPM6750主题直播 今晚8点开播,特邀先楫高级工程师做客直播间,一起来见证它的实力:单芯片控制4个伺 ......
EEWORLD社区 国产芯片交流
反激变换器中LM111的作用
113964 如图,为65W多路输出反激变换器,控制芯片采用的UC3845,其中左下角的LM111作用是什么啊? 本人新手,请大家指点一下,不胜感谢!...
SuperString 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2208  2673  2175  235  2368  23  29  17  11  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved