电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA539M000DGR

产品描述LVPECL Output Clock Oscillator, 539MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AA539M000DGR概述

LVPECL Output Clock Oscillator, 539MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA539M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率539 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
这个有发展么?
现在搞单片机待遇怎么样啊?月薪能多少,面对的都是什么样的企业?...
卡卡的71 求职招聘
特价清仓,各类开发板!!!!!!!!!!!!!
声明: 一,所以物品有资料会写明有资料,没有写明100%没有资料!、 二,不提供任何技术支持,保证所有物品测试OK! 三,默认发韵达,省内10元,外省15元,保证72小时内发货! 四,熟人送未 ......
shanyan 淘e淘
做嵌入式开发的人进来!!!
在07年10月份我以企业户的身份进入中国最大的一家人才网,仅有3人才有嵌入式系统移植开发经验的人. 可见嵌入式操作系统难中之难啊.这是真的吗? 1) VxWORKS, 2) Nucleus, 3) WIN CE, 4 ......
jinpost 单片机
晒WEBENCH设计的过程+LM3151_输出3.3v_可用于太阳能电池供电
恩,打算弄几个太阳能电池板给msp430供电,输入变化有点大啊,这个不太适合我14-22范围不太够,可以手动调节一下 设计输出的 开始 165194 选择芯片 165195 电路图 165197 B ......
lyzhangxiang 模拟与混合信号
TM4C129芯片
求助熟练使用过TM4C129的编程及路由器设计技术人员。联系QQ;1075528115电话;18958975358 ...
dzwmdokok Microchip MCU
【晒样片】+第一次申请样片
本帖最后由 awarenessxie 于 2014-7-31 21:10 编辑 第一次申请样品,之前一直想在TI申请TI的样品,但是觉得应该比较麻烦就没去做,这次看到大家都申请,以及看到大家申请的流程,好像很方便 ......
awarenessxie TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 810  1563  898  1185  447  23  52  2  6  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved