电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA602M000DG

产品描述LVPECL Output Clock Oscillator, 602MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MA602M000DG概述

LVPECL Output Clock Oscillator, 602MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA602M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率602 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
中兴通讯南京研究所数据研发中心招聘嵌入式软件开发人员
职位:嵌入式BSP(Board Support Packages)软件开发工程师 职责:主要工作为、但不限于:Boot、Linux上电流程、Linux驱动的设计、开发、维护。 1、计算机基础知识扎实,俱备较为丰富的C语 ......
alywang 嵌入式系统
针对esp8266 esp32 bin文件合并的工具
本帖最后由 weizhongc 于 2022-8-16 13:51 编辑 因为有时候工厂需要把文件合成整个 flash大小的bin 文件,自己看了官方的,合成不了4M 文件。 折腾了半天,决定自己写了一个合并的工具。 ......
weizhongc stm32/stm8
求毕业设计--引导加载程序vivi分析与设计
问了很多朋友也不能帮我,有没有好心人帮助我,留言,我会联系你的,不会亏待的...
fanzi 嵌入式系统
AD创建3D封装
133705 教程+模型 本帖最后由 an736007364 于 2013-11-13 10:26 编辑 ]...
an736007364 PCB设计
又遇到问题了,lpcxpresso仿真器不兼容
114164 我的板子是NXP1114的 有人说安装了lpcxpresso IDE后插上NXP的板子会自动装驱动, 但我没有自动装,发了无数贴找了无数教程终于到万利电子网站上下载驱动安装, 安装了几次才成功, ......
石玉 单片机
求助!!!数据串 校验,校验位的算法~~~~
我做一个下位机和上位机接口数据对接的时候,里面有个类似认证的数据串(数据串随机)下位机计算返回一个字节: 发送 返回 16个0x30: 0x33 16个0x31: 0x33 16个0x32: 0x ......
081006jkw 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 518  570  240  396  2570  8  12  18  21  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved