电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SB747M000DGR

产品描述LVDS Output Clock Oscillator, 747MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SB747M000DGR概述

LVDS Output Clock Oscillator, 747MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SB747M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率747 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
大家对数控电源感兴趣吗???
最近有网友跟我提说,管管,咱们是不是可以搞个数控电源DIY??? 所以管管来问问大家,大家对这个感兴趣吗???有想动手的吗??? 对于数控电源,大家最想了解,感兴趣的点在哪里呢??? ......
okhxyyo 电源技术
电源电路设计四点小建议
1、陶瓷电容器可采用各种各样的电介质,每个电介质具有不同的特性,这些特性可在其温度和电压范围内极大地影响性能。最常见的两种电介质是Y5V和X5R,而Y5V电介质价格低廉,可在小封装中提供高电 ......
alan000345 电源技术
输出电压保持时间与电容容量关系
输出电压保持时间是指当电源回路的输入部被停止供电后,输出电压的保持时间。微处理器或ARM等的Backup电路也是电压保持电路。 依据电压保持时间来选用诸如大容量的电容或锂电池。至于电容,其 ......
wstt 电源技术
提问+MP3一般用的什么方案做最普遍和简单?
最近网上看了关于MP3的资料,VS10系列的方案比较普遍,利用存储卡把歌曲放进去。然后利用单片机将其读出来通过编码再播放,谁做过其他方案的MP3不。有没有其他方案好点的。成本更第一点的。VS10 ......
youluo 综合技术交流
将一个输入的正弦波的信号变成三角波峰峰值、频率、相位都不变
这个怎么弄,没一点思路,高人给点思路- -!:loveliness:...
278023330 微控制器 MCU
建议把发贴时插入代码的默认语言改为C语言
论坛近期很给力,终于能够格式化插入的代码了 使用代码格式化发出来的代码看起来得劲,发贴时也会方便不少(以前为了好看都是用html方式发的) 现在有一个小问题是发贴时的默认语言是AppleS ......
littleshrimp 为我们提建议&公告

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1449  87  132  1886  2633  49  20  39  7  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved